新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動(dòng)態(tài) > 5G加速 聯(lián)電首推RFSOI 3D IC解決方案

5G加速 聯(lián)電首推RFSOI 3D IC解決方案

作者: 時(shí)間:2024-05-05 來源:工商時(shí)報(bào) 收藏

昨(2)日所推出業(yè)界首項(xiàng) 解決方案,此55奈米制程平臺(tái)上所使用的硅堆棧技術(shù),在不損耗射頻(RF)效能下,可將芯片尺寸縮小逾45%,表示,此技術(shù)將應(yīng)用于手機(jī)、物聯(lián)網(wǎng)和AR/VR,為加速世代鋪路,且該制程已獲得多項(xiàng)國際專利,準(zhǔn)備投入量產(chǎn)。

本文引用地址:http://butianyuan.cn/article/202405/458310.htm

表示,是用于低噪聲放大器、開關(guān)和天線調(diào)諧器等射頻芯片的晶圓制程。隨著新一代智能手機(jī)對(duì)頻段數(shù)量需求的不斷增長,聯(lián)電的RFSOI 解決方案,利用晶圓對(duì)晶圓的鍵合技術(shù),并解決了芯片堆棧時(shí)常見的射頻干擾問題,將裝置中傳輸和接收數(shù)據(jù)的關(guān)鍵組件,透過垂直堆棧芯片來減少面積,以解決在裝置中為整合更多射頻前端模塊帶來的挑戰(zhàn)。該制程已獲得多項(xiàng)國際專利,準(zhǔn)備投入量產(chǎn)。

聯(lián)電指出,RFSOI解決方案系列從130到40奈米的制程技術(shù),以8吋和12吋晶圓生產(chǎn),目前已完成超500個(gè)產(chǎn)品設(shè)計(jì)定案,出貨量更高達(dá)380多億顆。

聯(lián)電技術(shù)開發(fā)處執(zhí)行處長馬瑞吉(Raj Verma)表示,聯(lián)電領(lǐng)先業(yè)界以創(chuàng)新射頻前端模塊的技術(shù)打造最先進(jìn)的解決方案,這項(xiàng)突破性技術(shù)不僅解決/6G智慧手機(jī)頻段需求增加所帶來的挑戰(zhàn),更有助于在行動(dòng)、物聯(lián)網(wǎng)和虛擬現(xiàn)實(shí)的裝置中,透過同時(shí)容納更多頻段來實(shí)現(xiàn)更快的數(shù)據(jù)傳輸。未來將持續(xù)開發(fā)如毫米波芯片堆棧技術(shù)的解決方案,以滿足客戶對(duì)射頻芯片的需求。




關(guān)鍵詞: 5G 聯(lián)電 RFSOI 3D IC

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉