新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 用于無(wú)線基礎(chǔ)設(shè)備中數(shù)據(jù)轉(zhuǎn)換器和低成本FPGA的JESD204

用于無(wú)線基礎(chǔ)設(shè)備中數(shù)據(jù)轉(zhuǎn)換器和低成本FPGA的JESD204

作者: 時(shí)間:2011-04-16 來(lái)源:網(wǎng)絡(luò) 收藏

用于無(wú)線基礎(chǔ)設(shè)備中數(shù)據(jù)轉(zhuǎn)換器和低成本FPGA的JESD204A

引言

  隨著人們訂購(gòu)無(wú)線服務(wù)數(shù)量的激增、各種服務(wù)類型的多樣化,以及更低的便攜式設(shè)備接入因特網(wǎng)的費(fèi)用,使得對(duì)于增加基礎(chǔ)設(shè)施容量的需求日益明顯。3G智能手機(jī)、3G上網(wǎng)本和3G平板電腦是引發(fā)對(duì)于無(wú)線數(shù)據(jù)服務(wù)和基站容量的爆炸性需求的主要推動(dòng)力。將性能疊加到現(xiàn)有的無(wú)線寬帶設(shè)備,例如:HSPA+和EV-DO(即3G+),已經(jīng)解決了一部分?jǐn)?shù)據(jù)吞吐量的需要,但因?yàn)榉?wù)速度慢,無(wú)線服務(wù)供應(yīng)商仍飽受用戶指責(zé),尤其是在大城市中,用戶不滿的情況更加嚴(yán)重。

  無(wú)線運(yùn)營(yíng)商有向更高帶寬服務(wù)發(fā)展的計(jì)劃,如:LTE和LTE-Advanced,以應(yīng)對(duì)這一挑戰(zhàn);但是,部署這些4G技術(shù)還需要幾年時(shí)間,然而與此同時(shí)數(shù)據(jù)吞吐量的要求卻還在不斷上升。當(dāng)全球的“桌上型”無(wú)線寬帶服務(wù)需求無(wú)所不在時(shí)(據(jù)業(yè)內(nèi)分析師預(yù)測(cè)這一現(xiàn)象將在今后6年內(nèi)出現(xiàn)),無(wú)線服務(wù)供應(yīng)商仍將面臨提高基站密度的壓力。大量增加基礎(chǔ)設(shè)施的需求以及本地市場(chǎng)的激烈競(jìng)爭(zhēng)將使得基站OEM廠商面臨提價(jià)壓力。

  以更低功耗和價(jià)格來(lái)增加容量——是神話還是現(xiàn)實(shí)?

  過(guò)去,在遠(yuǎn)程通信行業(yè)更高性能的基站收發(fā)臺(tái)(BTS)通常需要消耗更多電能和更高的總擁有成本。然而,未來(lái)這一情況將有望改變。在亞洲和非洲,Green field 3G和增強(qiáng)型3G的部署將引發(fā)殘酷的降價(jià)及能耗壓力,這很可能會(huì)波及整個(gè)無(wú)線基礎(chǔ)設(shè)施市場(chǎng)。對(duì)于無(wú)線基礎(chǔ)設(shè)施OEM廠商來(lái)說(shuō),關(guān)鍵的是要通過(guò)降低基站元器件材料成本,維持和增強(qiáng)盈利能力。如圖1所示,降低元器件材料成本的一種方法是從傳統(tǒng)的、單一基站部署轉(zhuǎn)變?yōu)榉植际讲渴鹉P汀?/P>

用于無(wú)線基礎(chǔ)設(shè)備中數(shù)據(jù)轉(zhuǎn)換器和低成本FPGA的JESD204

  圖1——基站網(wǎng)絡(luò)的演變

  這種拓?fù)浣Y(jié)構(gòu)解決了上文中提到的一些挑戰(zhàn),并且也促進(jìn)了基于SERDES的邏輯器件的使用和這類器件應(yīng)用的成熟化,用以支持從RRU(射頻拉遠(yuǎn)單元)到BTS的光纖數(shù)據(jù)傳輸。然而,由于射頻拉遠(yuǎn)單元所包含的射頻和數(shù)據(jù)轉(zhuǎn)換設(shè)備,其成本仍占了BTS的元器件材料總成本中的很大部分。一類更低成本、低功耗的新型FPGA,如LatticeECP3器件,可通過(guò)與集成了支持CPRI和OBSAI基帶接口的SERDES相結(jié)合,提供靈活的數(shù)據(jù)處理能力,并且降低射頻拉遠(yuǎn)單元的總成本。但是,增加數(shù)據(jù)吞吐量的需求已經(jīng)使得對(duì)于傳統(tǒng)并行數(shù)據(jù)轉(zhuǎn)換器接口的各方面要求都逼近其極限,諸如:性能、印刷電路板布局的復(fù)雜性和制造成本以及維護(hù)數(shù)據(jù)完整性所需的努力。這些挑戰(zhàn)導(dǎo)致了在實(shí)際RRU數(shù)據(jù)轉(zhuǎn)換器和數(shù)據(jù)處理FPGA之間的SERDES功能需要從BTS接口遷移到數(shù)字?jǐn)?shù)據(jù)/控制接口,如圖2所示。JEDEC JC-16協(xié)會(huì)于2008年發(fā)布了這種新型接口的開放的行業(yè)標(biāo)準(zhǔn),稱之為JESD204A,并為進(jìn)一步降低射頻拉遠(yuǎn)單元的元器件材料成本帶來(lái)了很大的希望。

用于無(wú)線基礎(chǔ)設(shè)備中數(shù)據(jù)轉(zhuǎn)換器和低成本FPGA的JESD204

  Figure 2 – JESD204A Interface

  圖2——JESD204A接口

  目前,NXP半導(dǎo)體提供的CGVTM數(shù)據(jù)轉(zhuǎn)換器上的JESD204A接口是一種高速串行接口,使用兼容CML的差分信號(hào)和8B/10B編碼。目前的最高數(shù)據(jù)速率為3.125 Gbps,通過(guò)數(shù)據(jù)轉(zhuǎn)換器和FPGA之間的多路通道實(shí)現(xiàn)任意大小的系統(tǒng)帶寬,實(shí)現(xiàn)每個(gè)通道帶寬超過(guò)312.5兆字節(jié)/秒的數(shù)據(jù)速率。由于JESD204A支持精確的跨線同步,它本身還支持正交采樣,這對(duì)于以O(shè)FDM調(diào)制機(jī)制為基礎(chǔ)的3G和4G空中接口來(lái)說(shuō)是非常必要的?;赟ERDES的數(shù)據(jù)轉(zhuǎn)換器和FPGA的優(yōu)勢(shì)

  可編程邏輯和高速數(shù)據(jù)轉(zhuǎn)換技術(shù)在基站設(shè)計(jì)的整個(gè)演變過(guò)程中發(fā)揮了非常重要的作用。數(shù)據(jù)轉(zhuǎn)換器提供了射頻功率與無(wú)線通信單元中射頻小信號(hào)部分的橋接,而FPGA為設(shè)計(jì)師們提供了足夠的靈活性,使得在空中接口規(guī)范完全確定之前就可以開始設(shè)計(jì)。

  日益增加的基站數(shù)據(jù)吞吐量的需求導(dǎo)致了無(wú)線通信單元的元件成本和功耗的增加,并使得相關(guān)印刷電路板和接口更加復(fù)雜,同時(shí)更加強(qiáng)調(diào)對(duì)信號(hào)完整性的要求。兼容了JESD204A的數(shù)據(jù)轉(zhuǎn)換器,具有降低元器件材料成本及其他商業(yè)和技術(shù)方面的優(yōu)點(diǎn),使得BTS的OEM廠商無(wú)法忽略這個(gè)新型、具有突破性意義的接口選擇。不斷節(jié)約的元器件材料成本很快超過(guò)了采用該接口技術(shù)的花費(fèi),并且還提高了系統(tǒng)的可靠性,從而進(jìn)一步節(jié)約了成本。

  JEDEC JESD204A通過(guò)簡(jiǎn)化印刷電路板布局大大地降低了射頻拉遠(yuǎn)單元的元器件材料成本,印刷電路板布局的簡(jiǎn)化在減少了電路板層數(shù)的同時(shí)縮小了電路板尺寸,這兩者都是增加電路板成本的重要因素。此外,由于JESD204A大大降低了數(shù)據(jù)轉(zhuǎn)換器和FPGA之間的接口信號(hào)數(shù)量,從而使得整個(gè)系統(tǒng)的可靠性得到增強(qiáng)。由于低電壓擺幅的CML降低了功耗,電源的元器件材料成本也可能相應(yīng)地減少。JESD204A除了有助于降低元器件材料成本,還對(duì)設(shè)計(jì)的系統(tǒng)架構(gòu)級(jí)有很大的益處。強(qiáng)大的嵌入式協(xié)議(沒有軟件開銷),包括數(shù)據(jù)加擾、單比特錯(cuò)誤檢測(cè)和數(shù)據(jù)線路同步丟失檢測(cè),以及加強(qiáng)了射頻印刷電路板上模擬和數(shù)字部分的隔離,提高了抗噪聲能力。許多業(yè)內(nèi)觀察員認(rèn)為數(shù)據(jù)轉(zhuǎn)換接口向JESD204A的轉(zhuǎn)換是不可避免的,就像在PC和DSP硬件領(lǐng)域中向USB、PCI Express和串行RapidIO高速串行的轉(zhuǎn)換一樣。

  正如數(shù)據(jù)轉(zhuǎn)換器那樣,對(duì)于成本、功耗和性能的更高要求也迫使FPGA架構(gòu)發(fā)生重大改變,從而顯著地提高了其性能、特性和邏輯密度。與ASIC相比,F(xiàn)PGA因其本身的靈活性和更快的產(chǎn)品上市時(shí)間,長(zhǎng)期以來(lái)一直廣受贊譽(yù),但是過(guò)去FPGA僅限用于“接口邏輯”和“修正錯(cuò)誤”的應(yīng)用。如今由于FPGA的價(jià)值已大大擴(kuò)展,這一情況已經(jīng)發(fā)生改觀。例如,萊迪思低成本、低功耗的新型FPGA系列,具有增強(qiáng)型功能,如集成的SERDES、DSP的數(shù)據(jù)通路和嵌入式存儲(chǔ)器,已經(jīng)成為了眾多射頻拉遠(yuǎn)單元設(shè)計(jì)的重要組成部分。系統(tǒng)設(shè)計(jì)工程師們現(xiàn)在僅需花費(fèi)一半的功耗和成本,利用這款極具競(jìng)爭(zhēng)力的帶有SERDES功能的FPGA,在復(fù)雜的信號(hào)路徑應(yīng)用中使用這個(gè)可編程平臺(tái),實(shí)現(xiàn)諸如數(shù)字下變頻(Digital Down Conversion,DDC)、數(shù)字上變頻(Digital Up Conversion,DUC)、波峰因數(shù)縮小(Crest Factor Reduction,CFR)和數(shù)字預(yù)失真(Digital Pre-Distortion,DPD)功能。

  小結(jié)

  BTS的OEM廠商需要認(rèn)真考慮,使用新的JESD204A高速串行接口為射頻拉遠(yuǎn)單元節(jié)省元器件材料成本和其他費(fèi)用,以作為應(yīng)對(duì)未來(lái)不斷增加的無(wú)線基礎(chǔ)設(shè)施ASP的降價(jià)壓力的一種重要手段。

  過(guò)去,F(xiàn)PGA和數(shù)據(jù)轉(zhuǎn)換器在射頻拉遠(yuǎn)單元設(shè)計(jì)中發(fā)揮了關(guān)鍵作用;如今,它們?cè)诮档拖到y(tǒng)構(gòu)建成本上發(fā)揮著更大的作用?;赟ERDES的、可擴(kuò)展的JESD204A接口在多個(gè)ADC / DAC和多個(gè)FGPA之間提供了一個(gè)無(wú)縫、簡(jiǎn)化的、低功耗和低成本的數(shù)據(jù)高速公路。功能豐富、更低成本的FPGA實(shí)現(xiàn)了更快的產(chǎn)品上市時(shí)間和更短的成本收回周期,并提供能夠更有效地應(yīng)對(duì)不斷變化的標(biāo)準(zhǔn)的靈活性。系統(tǒng)設(shè)計(jì)工程師現(xiàn)在還擁有一個(gè)令人興奮的、改進(jìn)的工具集來(lái)應(yīng)對(duì)不斷發(fā)展的無(wú)線寬帶市場(chǎng)的挑戰(zhàn)。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉