新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于PIC單片機(jī)控制雷達(dá)跳頻系統(tǒng)設(shè)計(jì)

基于PIC單片機(jī)控制雷達(dá)跳頻系統(tǒng)設(shè)計(jì)

作者: 時(shí)間:2011-11-19 來源:網(wǎng)絡(luò) 收藏

3.5 接 地

  接地可以分為單點(diǎn)接地和多點(diǎn)接地。一般認(rèn)為,連線長度大于信號波長的二十分之一時(shí),應(yīng)采用多點(diǎn)接地;反之,則采用單點(diǎn)接地。

  實(shí)現(xiàn)多點(diǎn)接地就要在PCB板上布出一個(gè)面積較大的接地面,此接地面又與接大地的屏蔽外殼大面積接觸。這樣整個(gè)地的阻抗很小,電位可以認(rèn)為是一致的,各器件就近接地,就避免了在地線上形成干擾。

  在數(shù)?;旌偷碾娐分?由于數(shù)字部分干擾源很多,所以模擬部分易受影響。因此要注意把模擬地和數(shù)字地分開。一般的方法是用一根線來連接數(shù)字地和模擬地,而且只在一處相連,這樣可以較好地切斷數(shù)字部分的干擾源。

3.6 充分利用DDS的sweet pots[2]

  如前所述,在DDS中,其相位累加器的位數(shù)為A,但用來查詢正弦表的位數(shù)只有其高P位,剩下的就四舍五入丟棄了,這樣做會產(chǎn)生一種相位截?cái)嗾`差。但是如果相位累加器中的A-P位恰好為0,則其相位截?cái)嗾`差就為0,其輸出頻點(diǎn)的特性就會比較好,這就是所謂的“sweet pots”。所以在DDS單點(diǎn)輸出時(shí),使DDS盡量在sweet pots頻點(diǎn)輸出,可以達(dá)到優(yōu)化輸出特性的目的。

3.7 DDS參考信號輸入端的注意事項(xiàng)

  由于采用了參考信號單端輸入的方式,所以REFCLKB端應(yīng)該接地或電源;參考信號輸入端REFCLK要跟電源相連接。因?yàn)镈DS的參考信號要求有1.6V的直流電平,在參考信號輸入到REFCLK端的端點(diǎn)處,應(yīng)接一個(gè)5.1kΩ的電阻到3.3V直流電源,同時(shí)接一個(gè)0~10kΩ的可變電阻(此處取5kΩ)到100Ω的電阻,經(jīng)過電阻分壓,REFCLK端就有1.6V的直流電壓。這個(gè)0~10kΩ的可調(diào)電阻同時(shí)用來微調(diào)REFCLK端對地的電阻,以調(diào)節(jié)REFCLK的直流電位,具體情況請參看圖4。圖4中的∏形濾波部分是為了濾除電源對REFCLK端的干擾。該頻率合成器原理圖如圖4所示。

基于PIC單片機(jī)控制雷達(dá)跳頻系統(tǒng)設(shè)計(jì)

  檢驗(yàn)證明,利用設(shè)計(jì)的頻率合成器具有跳頻速度快、頻率分辨率高、體積小、系統(tǒng)工作穩(wěn)定、使用方便等優(yōu)點(diǎn)。因此它有很強(qiáng)的實(shí)用價(jià)值。

  DDS除了用于跳頻系統(tǒng)中外,還可以用于任意波形產(chǎn)生、信號調(diào)制等。隨著高速集成電路的飛速發(fā)展,DDS必將開拓更多新的應(yīng)用領(lǐng)域。

參考文獻(xiàn)

1 張厥盛,曹麗娜.鎖相與頻率合成技術(shù).成都:電子科技大學(xué)出版社, 1995.6

2 -CMOS,300MHz Complete DDS Synthesizer.Technical Data Sheet. Analog Device Inc., 2000

3 渠麗娟.頻率合成技術(shù)的發(fā)展及應(yīng)用. 綜述報(bào)告,成都:電子科技大學(xué),2001,12

4 Technical Data Sheet of PIC16F874.Microchip TechnologyInc.,2001


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉