新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 聚焦面向Smarter視覺的Zynq SoC

聚焦面向Smarter視覺的Zynq SoC

作者:Mike Santarini 時間:2014-03-06 來源:電子產(chǎn)品世界 收藏

  Zynq 顯然是開發(fā)視覺系統(tǒng)的最佳芯片選擇,而在該器件開發(fā)的早期階段就認(rèn)識到,應(yīng)當(dāng)對編程進(jìn)行優(yōu)化,特別是對那些比較習(xí)慣用C和C++開發(fā)視覺算法的設(shè)計人員來說更應(yīng)該優(yōu)化編程方法。為此,于2012年6月向客戶推出了一款最先進(jìn)的軟件環(huán)境:Vivado設(shè)計套件,其包含有業(yè)界一流的高層次綜合等多項技術(shù)。于2011年1月收購AutoESL獲得了這種高層次綜合技術(shù)。Vivado HLS特別適用于嵌入式視覺應(yīng)用。比方說,如果視覺系統(tǒng)開發(fā)人員用Zynq 開發(fā)的C或C++語言算法運(yùn)行速度不夠快,或者給處理系統(tǒng)帶來過重負(fù)擔(dān),那么這些開發(fā)人員就能把C算法提交給Vivado HLS,并將這些算法綜合成Verilog或VHDL,讓其在器件的邏輯中運(yùn)行。這就能將Zynq 上的處理子系統(tǒng)解放出來,讓它從事更適合自己的任務(wù),從而加速整體系統(tǒng)性能。

本文引用地址:http://butianyuan.cn/article/234276.htm

  圖2  一般性視頻及圖像處理系統(tǒng)流程

 

輸入

4K2K

MIPI

圖像處理IP

視頻分析

元數(shù)據(jù)

圖形

輸出

 

 

視頻處理IP

 

視頻分析功能分析

編解碼器

H.265/

HEVC

H.264

SDI

HDMI

DisplayPort

計算要求

I/O

240 Gops

50-100 Gops

1-10 Gops

專用50-200 Gops

I/O

Zynq SoC

可編程I/O

可編程

可編程

ARM+FPGA

可編程FPGA

可編程I/O

DSP+ARM

固定I/O

固定IP

固定I/O

DSP

ARM

GPU

IP

固定I/O

GPU + ARM

有限固定I/O

不可能

有限固定I/O

ARM

GPU

IP

固定I/O

 

 

 

 

 

 

 

 

 



關(guān)鍵詞: 賽靈思 Smarter Zynq-7000 FPGA SoC

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉