新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > AT89C5131在接口設(shè)計中的應(yīng)用

AT89C5131在接口設(shè)計中的應(yīng)用

作者: 時間:2011-08-30 來源:網(wǎng)絡(luò) 收藏
  是一個基于52內(nèi)核的單片機。在存儲器方面,其內(nèi)部集成了32KB的Flash存儲器用于代碼的存儲,1KB的EEPROM存儲器用于用戶數(shù)據(jù)的存儲,用戶可以使用片上的Bootloader或Flash API通過USB接口或者其他接口(如UART和I2C總線)對Flash存儲器和EEPROM存儲器進行ISP或者IAP編程。 此外還集成了10位的ADC、I2C總線接口和PCA模塊等豐富的外設(shè)。

  的USB2.0全速從接口的結(jié)構(gòu)如圖3所示,其包括USB D+/D-的接口緩沖,數(shù)字鎖相環(huán),串行接口引擎(SIE)和通用功能接口(UFI)。其中數(shù)字鎖相環(huán)以單片機的時鐘為輸入,產(chǎn)生了USB接口其他部分所需的48MHz時鐘。串行接口引擎完成USB通信物理層NRZI碼的編碼與解碼,CRC生成以及校驗與糾錯。通用功能接口包含了一個雙端口的數(shù)據(jù)存儲器,其一端與串行接口引擎鏈接,另一端通過數(shù)據(jù)總線與單片機相連接,使單片機可以通過特殊功能寄存器完成對USB2.0從接口的控制與通信。

  1 系統(tǒng)硬件設(shè)計

  基于AT89C5131的通信和控制模塊主要完成以下功能:在通信方面,通過USB實現(xiàn)與計算機的通信,接收計算機對設(shè)備的控制命令和計算機發(fā)送的數(shù)據(jù),并將設(shè)備的工作狀態(tài)發(fā)送給計算機,同時將計算機傳來的控制命令和數(shù)據(jù)通過SPI接口傳送到其他設(shè)備模塊,并收集其他設(shè)備模塊的狀態(tài)信息;在控制方面,AT89C5131負責(zé)收集設(shè)備控制顯示面板的控制命令,更新設(shè)備顯示狀態(tài)等。由于采用USB通信系統(tǒng),AT89C5131除了能夠根據(jù)控制面板控制設(shè)備的運行,也能根據(jù)計算機的命令控制設(shè)備的運行,實現(xiàn)了對設(shè)備的雙重控制。該系統(tǒng)中AT89C5131的外圍連接如圖1所示。

  1.1 AT89C5131的鍵盤端口特性及鍵盤設(shè)計

  AT89C5131擁有一個允許與8×n矩陣鍵盤連接的鍵盤接口,其輸入均具有高或低電平可編程中斷能力。鍵盤接口與C51內(nèi)核的通信通過3個特殊功能寄存器實現(xiàn),分別是鍵盤電平選擇寄存器(KBLS)、鍵盤中斷使能寄存器(KBE)和鍵盤標(biāo)志寄存器(KBF)。

  AT89C5131的鍵盤輸入被設(shè)計為分享同一個中斷向量的8個獨立的中斷源,寄存器IEN1中的中斷使能位KBD允許鍵盤中斷全局的使能及不使能,根據(jù)KBLS每一位的值,每一個鍵盤輸入都有檢測出可編程電平的能力,然后鍵盤檢測就被反應(yīng)到KBF中,而通過軟件使用KBE可以屏蔽中斷標(biāo)志KBF.正是這樣的結(jié)構(gòu)使得鍵盤排列可以從1×n延伸至8×n的矩陣,同時還使得P1輸入用于其他用途。

  在該設(shè)計中,將4個鍵盤端口(P1.O,P1.2,P1.3,P1.4)及2個外部中斷端口(P3.2,P3.3)與控制面板上的6個按鍵相連;實現(xiàn)系統(tǒng)的內(nèi)外、啟停、暫停繼續(xù)控制及參數(shù)組的選擇等功能。這6個端口都采用低電平觸發(fā)產(chǎn)生中斷。

  1.2 USB各端口的特性及USB通信設(shè)計

  AT89C5131的USB2.0全速從接口包含了7個終端點,其中0號終端點被配置成為默認的控制終端點。其他1~6號終端點都可以通過特殊寄存器配置為控制(Control),突發(fā)(Bulk),中斷(Interrupt)和周期性(Isochronous)模式。由于每一個終端點都由一組獨立的寄存器對該終端點進行控制、狀態(tài)識別和數(shù)據(jù)的存取,則如果將這些寄存器直接映射到51單片機的特殊功能寄存器地址空間顯然是容納不下的。因此,這7個終端點的7組寄存器在單片機的地址空間中其實使用的是同一組寄存器的地址,而通過一個特殊功能寄存器(UEPNUM)來選擇當(dāng)前該組寄存器實際選擇的是哪個終端點的寄存器組,這樣就大大節(jié)省了所占用的地址空間,為集成其他特殊外設(shè)提供了可能。

  在該設(shè)計中,PC機將數(shù)據(jù)通過USB傳給AT89C5131,傳輸完一次后AT89C5131向PC機回傳數(shù)據(jù)傳輸正確與否的標(biāo)志,PC機可以根據(jù)收到的標(biāo)志進行相應(yīng)的操作。PC機向AT89C5131傳輸?shù)臄?shù)據(jù)主要是參數(shù)和控制命令兩種類型。為將其區(qū)分開來,使用USB的端口4和端口6接收這兩種數(shù)據(jù)。其中,端口4用來接收控制命令;端口6用來接收參數(shù)。相應(yīng)地,控制命令的回傳使用端口5;參數(shù)的回傳使用端口3.為簡單起見,端口3~端口6均被配置為批量類型;端口3、端口5為IN端口;端口4、端口6為OUT端口。

  1.3 SPI端口特性及SPI通信設(shè)計

  SPI(Serial Peripheral Interface--串行外設(shè)接口)總線系統(tǒng)是一種同步串行外設(shè)接口,它可以使MCU與各種外圍設(shè)備以串行方式進行通信以交換信息。SPI有三個寄存器分別為:控制寄存器SPCR,狀態(tài)寄存器SPSR,數(shù)據(jù)寄存器SPDR.外圍設(shè)置FLASHRAM、網(wǎng)絡(luò)控制器、LCD顯示驅(qū)動器、A/D轉(zhuǎn)換器和MCU等。SPI總線系統(tǒng)可直接與各個廠家生產(chǎn)的多種標(biāo)準(zhǔn)外圍器件直接接口,該接口一般使用4條線:串行時鐘線(SCLK)、主機輸入/從機輸出數(shù)據(jù)線MISO、主機輸出/從機輸入數(shù)據(jù)線MOSI和低電平有效的從機選擇線SS(有的SPI接口芯片帶有中斷信號線INT、有的SPI接口芯片沒有主機輸出/從機輸入數(shù)據(jù)線MOSI)。SPI接口的全稱是"Serial Peripheral Interface",意為串行外圍接口,是Motorola首先在其MC68HCXX系列處理器上定義的。SPI接口主要應(yīng)用在EEPROM,FLASH,實時時鐘,AD轉(zhuǎn)換器,還有數(shù)字信號處理器和數(shù)字信號解碼器之間。

  AT89C5131的SPI模塊允許在McU和其他外圍設(shè)備之間實現(xiàn)全雙工、同步、串行通信,它能以配置為主或者從兩種操作模式提供可編程極性和相位串行時鐘,同時還提供8個可編程的主機時鐘率。SPI模塊包括4個端點(MOSI,MISO,SCK,SS),MOSI和MISO都是用來傳輸數(shù)據(jù)的,且每次只能傳輸1個字節(jié)的數(shù)據(jù)。不同的是,MOSI將數(shù)據(jù)由主機輸出從機輸入,而MISO正好相反。SCK信號用以使通過MOSI和MI-SO的數(shù)據(jù)輸人/輸出設(shè)備同步,它可以由主機驅(qū)動產(chǎn)生8個時鐘周期,用以完成一個字節(jié)在串行通道上的交換。SS用于從機的選擇,低有效。SPI模塊的配置和初始化可以通過寄存器SPCON完成,而數(shù)據(jù)的交換則需要使用寄存器SPSTA和SPDAT兩個寄存器,在軟件編寫過程中,SPI能否正常工作主要取決于對上述3個寄存器的操作。

  在該設(shè)計中,SPI被配置為主機模式;SS端口處于無效狀態(tài);AT89C5131通過MOSI端口向DSP傳輸參數(shù)及控制命令;DSP通過軟件設(shè)置P1.1(SS)端口的狀態(tài)表明數(shù)據(jù)是否正確接收,即若正確接收,則置P1.1為1,否則置P1.1為0;AT89C5131通過檢測P1.1的值來決定是否重傳數(shù)據(jù)。

  2 系統(tǒng)實現(xiàn)

  要使得上述設(shè)計在工程應(yīng)用中得以實現(xiàn),在硬件設(shè)計的基礎(chǔ)上。還需對接口進行軟件設(shè)計。AT89C5131的軟件設(shè)計主要是USB固件程序的設(shè)計,軟件設(shè)計采用C語言編程,最后軟件通過FLIP下載到AT89C5131芯片中。這里所采用的編譯環(huán)境為KeilμVision 3軟件設(shè)計平臺。在具體的工程實現(xiàn)過程中,也遇到了一些問題,但經(jīng)過反復(fù)的修改及調(diào)試,這些問題都得到了很好的解決,其中主要有以下幾個方面:

  按鍵功能實現(xiàn)控制面板按鍵的功能是通過電平觸發(fā)中斷實現(xiàn)的。在設(shè)計之初,手動按下一次按鍵總會觸發(fā)多次中斷,對應(yīng)的LED顯示總會很快的跳變,不能滿足按一次按鍵就顯示一個狀態(tài)的要求,于是筆者就在按鍵功能實現(xiàn)的程序中添加了等待函數(shù),即每發(fā)生完一次中斷,就等待一段時間,經(jīng)過調(diào)試,上面的問題沒有再出現(xiàn)。

  USB通信系統(tǒng)系統(tǒng)要求USB能夠快速、高效地實現(xiàn)通信,對于速度問題可以通過Ping-pong模式得以解決。系統(tǒng)還要求USB實現(xiàn)雙向通信,為使其接收和發(fā)送數(shù)據(jù)互不干擾,所以選用了幾個端口實現(xiàn)不同數(shù)據(jù)的傳輸。

  SPI端口通信 SPI端口工程實現(xiàn)的關(guān)鍵是速度和工作模式的匹配。在設(shè)計之初,AT89C5131的SPI工作于從機模式,其數(shù)據(jù)傳輸受到DSP的控制,由于其傳輸速度遠遠低于DSP中SPI端口的處理速度,所以每通過AT89C5131的SPI傳輸一組數(shù)據(jù)時,DSP總需要通過軟件控制等待很長一段時間,既便如此也不能保證數(shù)據(jù)得到正確接收。于是,后來就將AT89C5131的SPI工作模式修改為主機模式,由AT89C5131主動控制數(shù)據(jù)的傳輸。然而實現(xiàn)雙向通信的關(guān)鍵是對SS信號的控制,在上述工作模式下,SS必須無效,Slave才能較可靠地向發(fā)送寄存器寫數(shù)。

  3 結(jié) 語

  AT89C5131宜于構(gòu)成低成本的USB控制和通信系統(tǒng),能實現(xiàn)計算機與設(shè)備的通信,并可靈活選擇多種通信協(xié)議。文中介紹基于AT89C5131的,主要是實現(xiàn)PC機與MCU以及MCU與DSP的通信,該設(shè)計已經(jīng)在工程實際中得到應(yīng)用。經(jīng)過實踐檢驗,證明其合理且操作靈活,具有一定的實用意義。在設(shè)計過程中,深切體會到硬件設(shè)計與軟件設(shè)計的極大不同。編譯正確且邏輯沒有問題的程序源代碼,將其燒寫至芯片后,硬件電路并不一定能完全地實現(xiàn)所要求的功能,所以必須經(jīng)過反復(fù)的修改程序、燒寫、調(diào)試,直至正確實現(xiàn)功能。



關(guān)鍵詞: AT89C5131 接口設(shè)計

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉