新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > FPGA電路設(shè)計(jì): 如何應(yīng)對(duì)電源相關(guān)問(wèn)題的挑戰(zhàn)

FPGA電路設(shè)計(jì): 如何應(yīng)對(duì)電源相關(guān)問(wèn)題的挑戰(zhàn)

作者: 時(shí)間:2010-06-17 來(lái)源:網(wǎng)絡(luò) 收藏

  同樣,為實(shí)現(xiàn)VCCINT 和VCCO 的上電斜率要求,并驗(yàn)證在規(guī)定的上電斜率范圍內(nèi)電路的工作情況,可以使用N6705A按照 圖5 所示分別設(shè)置各路供電的上電斜率。

供電電路電壓斜率的設(shè)置


  圖5 供電電路電壓斜率的設(shè)置

  為保證成功上電,電路的電壓必須通過(guò)各自的電壓閾值范圍,并且不能有電壓跌落。圖6 顯示接通時(shí)具有正確上電序列和上升斜率的各路供電輸出。每一路電壓都平穩(wěn)上升,并且沒(méi)有跌落和其它不穩(wěn)定行為。這說(shuō)明在當(dāng)前的供電條件下,電路可以正常工作。

按照設(shè)定的上電序列和斜率進(jìn)行供電的電壓波形


  圖6 按照設(shè)定的上電序列和斜率進(jìn)行供電的電壓波形



關(guān)鍵詞: FPGA 電路設(shè)計(jì) 電源

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉