新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > Giga ADC 介紹及雜散分析(下)

Giga ADC 介紹及雜散分析(下)

作者: 時(shí)間:2014-01-22 來(lái)源:網(wǎng)絡(luò) 收藏

本文引用地址:http://butianyuan.cn/article/258428.htm

3、Giga ADC的分析

ADC應(yīng)用中,輸出的信號(hào)決定了ADC的動(dòng)態(tài)范圍。在傳統(tǒng)的流水線ADC中,起決定作用的主要是諧波,即輸入信號(hào)的二次、三次或更高次諧波混疊進(jìn)入第一個(gè)Nyquist區(qū)。除此以外,的interleave架構(gòu)帶來(lái)了其它雜散。如前文說(shuō)提到的,為了達(dá)到更高的采樣速率,每路ADC實(shí)際包括兩個(gè)子ADC,這兩個(gè)子ADC工作在interleave模式下。在這種情況下,兩路子ADC之間的失配將會(huì)產(chǎn)生新的雜散信號(hào)??傮w來(lái)說(shuō),Giga ADC的雜散主要分為三類雜散信號(hào):1)interleave雜散;2)固定頻點(diǎn)雜散;3)和輸入信號(hào)相關(guān)的雜散。

3.1 Interleave相關(guān)的雜散

Interleave模式,如Figure7所示,就是相同的輸入信號(hào),輸入到兩個(gè)(或N個(gè))采樣率相同,但相位相反(或相差2π/N)的ADC中,從而達(dá)到采樣率增倍的目的。但由于兩路ADC不可能完全一致,存在一些失配,從而導(dǎo)致了一些輸出雜散的生成。這些失配包括偏置誤差、以及。

這里假定:N:一路ADC中包含的子ADC個(gè)數(shù)Fin:輸入有用信號(hào)Fnoise:輸出的雜散信號(hào)Fs:ADC

3.1.1輸入偏置誤差



假定ADC其它參數(shù)都是理想的,只考慮輸入偏置誤差。通過(guò)數(shù)學(xué)分析可以得到,輸入偏置誤差帶來(lái)的雜散主要分布在



從Figure13可以看出,輸入偏置誤差帶來(lái)的雜散和輸入信號(hào)的幅度和頻率沒(méi)有關(guān)系,從頻域上看,均勻的分布在第一Nyquist區(qū)。由輸入偏置帶來(lái)的雜散固定的分布在公式一給出的各個(gè)頻點(diǎn)。

3.1.2輸入



假定輸入電路除以外,其它參數(shù)都是理想的,可以看出當(dāng)輸入信號(hào)幅度增大時(shí),增益誤差也隨之變大。輸出的誤差信號(hào)類似于輸入信號(hào)的一個(gè)調(diào)幅輸出,可以得到,增益誤差導(dǎo)致的雜散信號(hào)出現(xiàn)位置如下:



從分析可以看出,由于增益誤差導(dǎo)致的輸出雜散幅度和輸入信號(hào)的頻率無(wú)關(guān),但和輸入信號(hào)的幅度有關(guān),輸入信號(hào)幅度變大時(shí),雜散幅度增加;反之亦然。

3.1.3采樣時(shí)鐘的



如果兩個(gè)或多個(gè)采樣時(shí)鐘之間存在(skew),同樣會(huì)帶來(lái)雜散。由于相位誤差帶來(lái)的誤差最大出現(xiàn)在輸入信號(hào)壓擺率最大的地方,即過(guò)零點(diǎn),即這類雜散類似于輸入信號(hào)的調(diào)頻輸出。雜散信號(hào)出現(xiàn)的位置在:



采樣時(shí)鐘的相位誤差和輸入增益誤差帶來(lái)的雜散位置相同,但相位誤差輸出的雜散和輸入頻率有關(guān),當(dāng)輸入頻率越高,誤差越大;而偏置誤差和增益誤差帶來(lái)的雜散和輸入頻率無(wú)關(guān)。

3.2固定頻點(diǎn)雜散

相對(duì)于interleave雜散,固定頻點(diǎn)雜散和輸入信號(hào)的頻點(diǎn)無(wú)關(guān),主要取決與系統(tǒng)時(shí)鐘,ADC及子ADC的采樣時(shí)鐘,數(shù)據(jù)輸出的隨路時(shí)鐘以及系統(tǒng)中其他時(shí)鐘源的耦合干擾。固定頻點(diǎn)雜散因?yàn)槲恢霉潭?,?yīng)用中很容易預(yù)判這些雜散,從而在系統(tǒng)設(shè)計(jì)中規(guī)避這些雜散存在的頻點(diǎn)。

3.2.1采樣時(shí)鐘雜散

如Figure 16所示,當(dāng)四個(gè)ADC工作在interleave模式下,四個(gè)ADC的采樣率都是Fclk,但相位相差90度,這樣整個(gè)ADC通道的實(shí)際采樣率為4*Fclk;輸出的頻譜中,在Fclk頻點(diǎn)處有一個(gè)固定的采樣時(shí)鐘雜散。這個(gè)主要是時(shí)鐘的泄露,采樣時(shí)鐘從芯片內(nèi)部或板上耦合到數(shù)據(jù)的輸出。



3.2.2數(shù)據(jù)輸出的隨路時(shí)鐘

在Giga ADC中,數(shù)據(jù)的輸出是并行LVDS總線;同時(shí)這些總線可以1:2 Demux或者Non-demux;在Non-demux,數(shù)據(jù)速率和采樣速率是一致的;在Demux模式下,數(shù)據(jù)速率降低一倍,但數(shù)據(jù)總線增加一倍。同時(shí),Giga ADC數(shù)據(jù)輸出的隨路時(shí)鐘可以是DDR或SDR,如下圖所示。在Demux和DDR同時(shí)使能的情況下,隨路時(shí)鐘DCLK只是采樣時(shí)鐘的1/4,這個(gè)時(shí)鐘雜散可能出現(xiàn)在Fs/4的地方。



3.3和輸入相關(guān)的雜散

前面提到,和輸入相關(guān)的雜散主要是輸入信號(hào)的奇偶次諧波混疊進(jìn)入ADC的第一Nyquist區(qū)。這類雜散主要通過(guò)外部的抗混疊濾波器加以濾除以及信號(hào)輸入端的匹配,差分兩端的平衡來(lái)優(yōu)化。這類雜散在傳統(tǒng)的ADC中已經(jīng)討論很多,這里就不再贅述。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉