新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Mentor Graphics宣布推出新的用于PCIe 4.0的驗證IP

Mentor Graphics宣布推出新的用于PCIe 4.0的驗證IP

作者: 時間:2014-12-16 來源:電子產(chǎn)品世界 收藏

  公司今天宣布其新的Mentor®EZ-V PCI Express驗證的即時可用性。這一新的驗證 (VIP)可將ASIC(應用程序特定集成電路)和FPGA(現(xiàn)場可編程門陣列)設計驗證的測試平臺構建時間減少多達10倍。

本文引用地址:http://www.butianyuan.cn/article/266915.htm

  驗證IP旨在通過為常見協(xié)議和架構提供可復用構建模塊來幫助工程師減少構建測試平臺所花費的時間。然而,即使是標準協(xié)議和常見架構,其配置和實施也可能會因設計而異。因此,傳統(tǒng)的VIP元件可能需要數(shù)天甚至數(shù)周來準備模擬或仿真測試平臺。

  “在移動、網(wǎng)絡及服務器中使用ARMv8-A架構和ARM® CoreLink™高速緩存一致性互連進行設計時,我們的合作伙伴可以選擇使用PCIe根聯(lián)合體解決方案,”ARM®系統(tǒng)和軟件組總監(jiān)Jim Wallace說,“ARM®一直使用在Questa®和Veloce®上運行的Mentor PCIe VIP庫來幫助驗證PCIe與ARM® AMBA®接口域之間的關鍵交互,以實現(xiàn)快速部署和準確的協(xié)議檢查。”

  與傳統(tǒng)的驗證IP不同,Mentor的新PCIe EZ-VIP是“設計感知型”產(chǎn)品,可消除測試平臺裝配過程中的多個耗時步驟。這使驗證工程師能夠更快地配置和實施過去繁瑣的設置任務,以直接產(chǎn)生高價值場景,從而將曾經(jīng)需要數(shù)天或數(shù)周的過程減少到幾個小時。

  “我們很高興與Mentor合作,為驗證PCIe EZ-VIP提供支持,”PLDA的CTO Stephane Hauradou說,“成為第一批快速為ASIC和驗證工程師開發(fā)并引進PCIe 3.0和PCIe 4.0控制器的提供商之一后,PLDA很高興將通過硅驗證的XpressRICH3和XpressRICH4 IP與PCIe EZ-VIP相結合,為ASIC項目團隊提供一種可靠、可高度配置且易用的完整解決方案。”

  “擁有易用且通過預先驗證的PCIe驗證IP對于我們的客戶來說非常重要。我們一直與Mentor合作,幫助客戶通過我們的Expresso 3.0核心驗證其PCIe EZ-VIP,”Northwest Logic的董事長Brian Daellenbach說,“因此,客戶可以將Mentor PCIe VIP與我們通過硅驗證的PCI Express核心結合使用,來創(chuàng)建并驗證其具有高可信度的設計。”

  Mentor的PCIe EZ-VIP包含適用于PCIe 1.0、2.0、3.0、4.0和mPCIe的串行和并行接口的預封裝且易用的驗證環(huán)境,可用于驗證PHY、Root Complex和Endpoint設計。測試計劃、符合性測試、測試序列和協(xié)議覆蓋范圍都作為SV和XML源代碼包含在內(nèi),從而允許簡單復用、擴展和調(diào)試。Mentor VIP元件還包含一整套協(xié)議檢查、錯誤注入和調(diào)試功能。



關鍵詞: Mentor Graphics IP SoC

評論


相關推薦

技術專區(qū)

關閉