NS推出首款信號(hào)完整性的LVDS緩沖器
——
美國(guó)國(guó)家半導(dǎo)體的 DS25BR100、DS25BR110 及 DS25BR120 都是單通道的 LVDS 緩沖器,即使傳輸速度高達(dá) 3.125Gbps,仍可確保信號(hào)完整無(wú)缺。這三款芯片具有業(yè)界最低的 9ps 抖動(dòng) (典型值),而且功率只有 100mW,也屬于業(yè)界最低的水平。美國(guó)國(guó)家半導(dǎo)體這幾款 LVDS 緩沖器能以極高速度驅(qū)動(dòng) FR-4 底板及電纜上的信號(hào),最適用
|
這幾款 LVDS 緩沖器可以提供 7kV 的靜電釋放保護(hù)與信號(hào)緩沖,適用於新一代的 90nm、65nm 現(xiàn)場(chǎng)可編程門陣列 (FPGA) 以及專用集成電路 (ASIC)。
主要技術(shù)規(guī)格及特色
這幾款 3.125Gbps 的 DS25BR1xx 芯片都采用 8 引腳的 LLP? 封裝,并設(shè)有全差分信號(hào)路徑,可確保信號(hào)完整無(wú)缺,又可大大加強(qiáng)信號(hào)路徑的抗噪聲干擾能力。DS25BR100 芯片設(shè)有兩級(jí)的傳送預(yù)加重及接收均衡功能,因此是中繼器的理想之選。DS25BR120 芯片設(shè)有四級(jí)的預(yù)加重,因此是最理想的高性能驅(qū)動(dòng)器,而 DS25BR110 芯片則設(shè)有四級(jí)的均衡功能,最適宜用作高性能接收器。
LLP 封裝體積小巧,大小只有 3mm x 3mm,不但可以節(jié)省電路板板面空間,而且其中的流通式引腳圖可以將芯片的內(nèi)部抖動(dòng)減至最少,使電路板的設(shè)計(jì)工作變得更為容易。這幾款緩沖器都可支持 LVDS、CML 及 LVPECL 輸入,而輸出則全面符合 LVDS 標(biāo)準(zhǔn)。差分輸入及輸出端都內(nèi)置 100-Ohm 的電阻,以便降低芯片輸入及輸出的回波損耗,減少元件數(shù)目,以及進(jìn)一步將電路板板面縮至最小。
如欲進(jìn)一步查詢有關(guān) 3.125Gbps 的 LVDS DS25BR1xx 緩沖器系列的資料或訂購(gòu)樣品及評(píng)估電路板,可瀏覽 http://www.national.com/pf/DS/DS25BR100.html 、 http://www.national.com/pf/DS/DS25BR110.html 及 http://www.national.com/pf/DS/DS25BR120.html 等網(wǎng)頁(yè)。如欲進(jìn)一步查詢有關(guān)美國(guó)國(guó)家半導(dǎo)體接口產(chǎn)品的資料,可瀏覽 http://www.national.com/CHS/appinfo/interface/ 網(wǎng)頁(yè)。
評(píng)論