新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 學習方法與實踐 > CPLD開發(fā)板和FPGA開發(fā)板的區(qū)別

CPLD開發(fā)板和FPGA開發(fā)板的區(qū)別

——
作者: 時間:2008-01-15 來源:嵌入式在線 收藏
     市面上尤其是學校里面可以看到Xilinx公司或者Altera公司各種不同的,其實只有兩個大類,。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點: 


     ① CPLD更適合完成各種組合邏輯,FP GA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項豐富的結(jié)構(gòu)。 


     ② CPLD的連續(xù)式布線結(jié)構(gòu)決定了它的時序延遲是均勻的和可預(yù)測的,而FPGA的分段式布線結(jié)構(gòu)決定了其延遲的不可預(yù)測性。 


     ③ 在編程上FPGA比CPLD具有更大的靈活性。CPLD通過修改具有固定內(nèi)連電路的邏輯功能來編程,FPGA主要通過改變內(nèi)部連線的布線來編程;FP GA可在邏輯門下編程,而CPLD是在邏輯塊下編程。 


     ④ FPGA的集成度比CPLD高,具有更復(fù)雜的布線結(jié)構(gòu)和邏輯實現(xiàn)。 


     ⑤ CPLD比FPGA使用起來更方便。CPLD的編程采用E2PROM或FASTF 
LASH技術(shù),無需外部存儲器芯片,使用簡單。而FPGA的編程信息需存放在外部存儲器 
上,使用方法復(fù)雜。 


     ⑥ CPLD的速度比FPGA快,并且具有較大的時間可預(yù)測性。這是由于FPGA是門級編程,并且CLB之間采用分布式互聯(lián),而CPLD是邏輯塊級編程,并且其邏輯塊之間的互聯(lián)是集總式的。 


     ⑦ 在編程方式上,CPLD主要是基于E2PROM或FLASH存儲器編程,編程次數(shù)可達1萬次,優(yōu)點是系統(tǒng)斷電時編程信息也不丟失。CPLD又可分為在編程器上編程和在系統(tǒng)編程兩類。FPGA大部分是基于SRAM編程,編程信息在系統(tǒng)斷電時丟失,每次上電時,需從器件外部將編程數(shù)據(jù)重新寫入SRAM中。其優(yōu)點是可以編程任意次,可在工作中快速編程,從而實現(xiàn)板級和系統(tǒng)級的動態(tài)配置。 


     ⑧ CPLD保密性好,FPGA保密性差。 


     綜合以上特點可以知道,可以實現(xiàn)的功能比較單一,適合純組合邏輯。因此在進行IC設(shè)計的原型驗證或者設(shè)計中包含了復(fù)雜的協(xié)議處理,或者設(shè)計中使用大量的時序元件時一般選用器件。也就是說可以適應(yīng)當前技術(shù)發(fā)展中高密度集成的各種設(shè)計。 

     所以選擇開發(fā)板盡量選擇最新器件以及主流器件,同時在資金允許的情況下,盡可能選 擇系統(tǒng)等效門較大的器件。因為這個行業(yè)發(fā)展太快,幾年以前的芯片也就在學??梢哉业蕉话愎窘^對不會使用也不會采購的,所以過時的器件意味著過時的知識。 
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉