首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> eda

“突破電子制造困境 就在今天”技術(shù)研討會圓滿結(jié)束

  • 明導(dǎo)國際(Mentor Graphics)下屬Valor事業(yè)部日前在深圳皇冠威尼斯假日酒店舉辦了主題為“突破電子制造困境 就在今天”的技術(shù)研討會。
  • 關(guān)鍵字: Mentor Graphics  EDA  DFM  MES  

新方法/工具是EDA業(yè)近十年的主要驅(qū)動力

  • EDA業(yè)概覽   世界EDA(電子設(shè)計自動化)工具供應(yīng)商市場的營業(yè)額中,如果按地域劃分,北美仍然是最大的市場,接近半壁江山;亞洲以17%位居第四(如圖1)。如果按照產(chǎn)品分類,CAE(計算機輔助工程)市場份額最大(圖2)。EDA市場的競爭廠商中,呈現(xiàn)三雄鼎力、其他廠商補充的局面(圖3)。
  • 關(guān)鍵字: Mentor  EDA  201110  

ARM與Cadence簽署了新的EDA技術(shù)應(yīng)用長期協(xié)議

  •   ARM與Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS)日前宣布成功流片了業(yè)界首款基于ARM CortexTM-A15 MPCoreTM 處理器的20納米設(shè)計。該測試芯片面向TSMC的20納米工藝,由來自ARM、Cadence與TSMC的工程師使用Cadence RTL-to-signoff流程共同開發(fā)完成。今天的聲明是ARM和Cadence在優(yōu)化Cortex-A15處理器設(shè)計流程方面合作18個月的成果。   “Cortex-A15是我們迄今為止最高級的ARM處理器。ARM一直致力
  • 關(guān)鍵字: Cadence  EDA  

SpringSoft發(fā)表Verdi VIA交流平臺

  • 全球IC設(shè)計的EDA供貨商SpringSoft今日發(fā)表了Verdi協(xié)作應(yīng)用平臺(Verdi Interoperability Apps, VIA),這是一個在Verdi自動偵錯系統(tǒng)上建立及分享定制應(yīng)用程序的開放式平臺。這項由SpringSoft所提出的創(chuàng)舉,是EDA業(yè)界走向開放架構(gòu)及著重各軟件間相互操作性(Interoperability)的重要里程碑。此平臺讓使用者能在業(yè)界最受歡迎之偵錯軟件的知識數(shù)據(jù)庫中任意提取設(shè)計信息,并建構(gòu)了免費的交流平臺讓工程師們分享開放來源碼的應(yīng)用程序。
  • 關(guān)鍵字: SpringSoft  EDA  Verdi VIA  

VHDL語言在FPGA/CPLD開發(fā)中的應(yīng)用

  • 摘 要】 通過設(shè)計實例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語言開發(fā)FPGA/CPLD的方法,以及與 ...
  • 關(guān)鍵字: VHDL  FPGA  CPLD  EDA  

數(shù)據(jù)中心非標(biāo)設(shè)備EDA布線的解決方案

  • EDA在通信行業(yè)(電信)里的另一個解釋是企業(yè)數(shù)據(jù)架構(gòu),EDA給出了一個企業(yè)級的數(shù)據(jù)架構(gòu)的總體視圖,并按照電信企業(yè)的特征,進(jìn)行了框架和層級的劃分。 EDA是電子設(shè)計自動化(ElectrONic Design Automation)的縮寫,在
  • 關(guān)鍵字: EDA  數(shù)據(jù)中心  設(shè)備  布線    

思源科技發(fā)布Verdi VIA交流平臺

  •   VIA交流平臺包含了最新設(shè)計并可連結(jié)思源標(biāo)準(zhǔn)資料庫的應(yīng)用程式介面(API)與一個專屬網(wǎng)站,該網(wǎng)站可讓使用者下載VIA介面、程式工具、以及能在建立Verdi客制化程式時使用的元件庫。目前已擁有超過六十個函數(shù)(functions)和程序(procedures),以及三十支以上的應(yīng)用程式提供下載。
  • 關(guān)鍵字: 思源科技  EDA  

EDA技術(shù)在數(shù)字系統(tǒng)設(shè)計分析中的應(yīng)用

  • 隨著電子工程與計算機科學(xué)(EECS)的迅猛發(fā)展,數(shù)字電路系統(tǒng)的發(fā)展也十分迅速。電子器件在最近幾十年經(jīng)歷了從小規(guī)模集成電路(SSI)、中規(guī)模集成電路(MSI)到大規(guī)模集成電路(LSI)以至超大規(guī)模集成電路(VLSI)的發(fā)
  • 關(guān)鍵字: EDA  數(shù)字系統(tǒng)  設(shè)計分析  中的應(yīng)用    

555定時器的應(yīng)用及OrCAD/PSpice仿真

  • 摘要:分析了555定時器內(nèi)部結(jié)構(gòu)及其工作原理,利用OrCAD/PSpice對555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器 ...
  • 關(guān)鍵字: 555定時器    EDA    OrCAD  Pspice  10.5    瞬態(tài)分析  

Mentor Graphics公司Tech Design Forum China 2011技術(shù)論壇圓滿舉辦

  • ??????? 全球首屈一指的EDA電子自動化廠商—Mentor Graphics公司宣布,備受關(guān)注的行業(yè)技術(shù)論壇Tech Design Forum China 2011巡展分別于8月31日和9月8日在上海環(huán)球金融中心和北京五洲皇冠假日酒店圓滿舉辦。如今,設(shè)計工程師和經(jīng)理在動蕩不安的經(jīng)濟和技術(shù)浪潮中沉浮,歷年如期舉辦的EDA Tech Forum 始終是信息、支持和教育領(lǐng)域的一盞明燈,今年EDA Tech Forum發(fā)展演進(jìn)
  • 關(guān)鍵字: Mentor Graphics  EDA  

片上系統(tǒng)(SOC)設(shè)計與EDA

  • 利用EDA工具和硬件描述語言(HDL),根據(jù)產(chǎn)品的特定要求設(shè)計性能價格比高的片上系統(tǒng),是目前國際上廣泛使用的方法。與傳統(tǒng)的設(shè)計方法不同,在設(shè)計開始階段并不一定需要具體的單片微控制器(MCU)和開發(fā)系統(tǒng)(仿真器)以
  • 關(guān)鍵字: SOC  EDA  片上系統(tǒng)    

MathWorks HDL工具新添Xilinx FPGA硬件驗證功能

  • MathWorks 日前宣布適用于 Xilinx FPGA 開發(fā)板且新添了 FPGA 在環(huán) (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用 Simulink 作為系統(tǒng)級測試臺架的同時,以硬件速度驗證其設(shè)計。
  • 關(guān)鍵字: MathWorks  EDA Simulator Link 3.3  

NI將收購美國AWR集團

  •   美國國家儀器公司(National Instruments,簡稱NI)近日宣布其簽署了一項收購美國AWR集團公司(AWR)的最終合并協(xié)議。AWR是一家電子設(shè)計自動化(EDA)軟件的領(lǐng)先供應(yīng)商,其產(chǎn)品在半導(dǎo)體、航空航天、國防、通信和測試設(shè)備行業(yè)中用于設(shè)計射頻和高頻元器件和系統(tǒng)。合并過程結(jié)束后,AWR將作為NI的全資子公司在現(xiàn)有管理團隊的領(lǐng)導(dǎo)下繼續(xù)運營。   射頻和無線系統(tǒng)快速的設(shè)計周期和不斷增加的復(fù)雜程度要求設(shè)計和測試之間更好的整合。射頻系統(tǒng)的設(shè)計師需要進(jìn)行實測以驗證他們的模擬,同時射頻測試工程師們則
  • 關(guān)鍵字: NI  EDA  AWR  

Altium進(jìn)修計劃之印象

  •   提起protel相信很多電路設(shè)計工程師都不會陌生。很多初次學(xué)習(xí)設(shè)計電路圖和PCB的人幾乎都不約而同地選擇了這個EDA設(shè)計軟件,因為它易于學(xué)習(xí),軟件界面友好,易于上手而贏得了廣大初學(xué)者的青睞。很多大學(xué)的EDA實驗室也將其列為教學(xué)軟件。做為一名有著十余年電子設(shè)計經(jīng)歷的我,當(dāng)然也不例外。
  • 關(guān)鍵字: Altium  EDA  

基于EDA技術(shù)的數(shù)字鐘設(shè)計與實現(xiàn)

  • 摘要:為使數(shù)字鐘從電路設(shè)計、性能分析到設(shè)計出PCB版(即印制電路版)圖的整個過程能夠在計算機上自動處理完成,從而縮短設(shè)計周期、提高設(shè)計效率、戰(zhàn)小設(shè)計風(fēng)險。本系統(tǒng)基于EDA技術(shù)的設(shè)計方法,提出一種采用P-MOS大規(guī)模
  • 關(guān)鍵字: EDA  數(shù)字鐘設(shè)計    
共696條 27/47 |‹ « 25 26 27 28 29 30 31 32 33 34 » ›|

eda介紹

EDA技術(shù)的概念 EDA技術(shù)是在電子CAD技術(shù)基礎(chǔ)上發(fā)展起來的計算機軟件系統(tǒng),是指以計算機為工作平臺,融合了應(yīng)用電子技術(shù)、計算機技術(shù)、信息處理及智能化技術(shù)的最新成果,進(jìn)行電子產(chǎn)品的自動設(shè)計。 利用EDA工具,電子設(shè)計師可以從概念、算法、協(xié)議等開始設(shè)計電子系統(tǒng),大量工作可以通過計算機完成,并可以將電子產(chǎn)品從電路設(shè)計、性能分析到設(shè)計出IC版圖或PCB版圖的整個過程的計算機上自動處理完成。 現(xiàn)在對 [ 查看詳細(xì) ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473