首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 實時信號處理

一種新型多DSP并行處理結(jié)構(gòu)

  • 一種新型多DSP并行處理結(jié)構(gòu),傳統(tǒng)的雷達信號處理系統(tǒng)的設(shè)計是根據(jù)具體的需求確定算法流程以及硬件結(jié)構(gòu)的。這導(dǎo)致了系統(tǒng)升級的困難加大。當(dāng)信號處理的內(nèi)容改變、要求處理的數(shù)據(jù)量加大、改進處理算法時,必須對整個系統(tǒng)進行重新設(shè)計。利用軟件無線電
  • 關(guān)鍵字: 結(jié)構(gòu)  處理  并行  DSP  新型  多DSP  并行計算  實時信號處理  

基于CPCI總線架構(gòu)設(shè)計的實時圖像信號處理平臺

  • 摘要:  本文主要介紹了基于CPCI 總線設(shè)計的實時信號處理業(yè)務(wù)所需的一種專用設(shè)備平臺。關(guān)鍵詞: CPCI BUS;平臺;實時信號處理;DSP+FPGA 系統(tǒng)設(shè)計DSP+FPGA混用設(shè)計為了提高算法效率,實時處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計的。業(yè)務(wù)板以FPGA為處理核心,實現(xiàn)數(shù)字視頻信號的實時圖像處理,DSP實現(xiàn)了部分的圖像處理算法和FPGA的控制邏輯,并響應(yīng)中斷,實現(xiàn)數(shù)據(jù)通信和存儲實時信號。首先,本系統(tǒng)要求DSP可以滿足算法控制結(jié)構(gòu)復(fù)雜、運算速度高、尋址靈
  • 關(guān)鍵字: 0704_A  BUS  CPCI  DSP+FPGA  單片機  平臺  嵌入式系統(tǒng)  實時信號處理  雜志_設(shè)計天地  
共3條 1/1 1

實時信號處理介紹

您好,目前還沒有人創(chuàng)建詞條實時信號處理!
歡迎您創(chuàng)建該詞條,闡述對實時信號處理的理解,并與今后在此搜索實時信號處理的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473