首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 嵌入式系統(tǒng)

基于雙嵌入式處理器的高清數(shù)字電視設(shè)計

  •   1 引言   隨著數(shù)字傳輸技術(shù)和圖像處理技術(shù)的提高,電視技術(shù)正逐步從SDTV(Standard Definition TV,標(biāo)準(zhǔn)清晰度電視)過渡到HDTV(High Definition TV,高清晰度電視)。高清數(shù)字電視符合人們對高品質(zhì)的數(shù)字多媒體播放和高性能的網(wǎng)絡(luò)信息終端的需要,具備廣闊的市場前景,其基于嵌入式系統(tǒng)技術(shù)的實(shí)現(xiàn)也成為嵌入式領(lǐng)域的新熱點(diǎn)[1-2]。   高清電視是指播放畫質(zhì)超過720p或者1080i的高清晰度電視系統(tǒng)(i表示隔行掃描,p表示逐行掃描)。目前標(biāo)清的播放畫質(zhì)為480i,
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  高清數(shù)字電視  嵌入式  

降低FPGA功耗的設(shè)計

  •   使用這些設(shè)計技巧和ISE功能分析工具來控制功耗   新一代 FPGA的速度變得越來越快,密度變得越來越高,邏輯資源也越來越多。那么如何才能確保功耗不隨這些一起增加呢?很多設(shè)計抉擇可以影響系統(tǒng)的功耗,這些抉擇包括從顯見的器件選擇到細(xì)小的基于使用頻率的狀態(tài)機(jī)值的選擇等。   為了更好地理解本文將要討論的設(shè)計技巧為什么能夠節(jié)省功耗,我們先對功耗做一個簡單介紹。   功耗包含兩個因素:動態(tài)功耗和靜態(tài)功耗。動態(tài)功耗是指對器件內(nèi)的容性負(fù)載充放電所需的功耗。它很大程度上取決于  頻率、電壓和負(fù)載
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  功耗  嵌入式  

具有硬件互斥的控制電路設(shè)計方法

  •   在控制系統(tǒng)設(shè)計時,硬件互斥現(xiàn)象是很常見的,互斥電路功能可用硬件實(shí)現(xiàn),也可以用系統(tǒng)加軟件實(shí)現(xiàn)。用硬件電路來實(shí)現(xiàn)指定的控制功能比用軟件來實(shí)現(xiàn)穩(wěn)定性好,處理速度更快得多。隨著大規(guī)模集成電路技術(shù)發(fā)展,用硬件來處理特定的功能的發(fā)展趨勢日趨明顯,隨著SOPC技術(shù)的發(fā)展,軟體的硬化已日益成為人們研究的熱點(diǎn),專用功能的ASIC芯片越來越多。在進(jìn)行計算機(jī)操作系統(tǒng)設(shè)計時,互斥理論用來處理并發(fā)過程對臨界資源的共享;在進(jìn)行控制系統(tǒng)設(shè)計時,電路的不同邏輯狀態(tài)也常有互斥現(xiàn)象。如多個輸入信號共享一個處理電路而輸入信號同時作用于電路
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  控制電路  嵌入式  

利用 Virtex-5 SXT 的高性能 DSP 解決方案

  •   二十多年來,F(xiàn)PGA 為世人提供了最靈活、適應(yīng)性極強(qiáng)、快速的設(shè)計環(huán)境。早期的 DSP 設(shè)計人員發(fā)現(xiàn),可將一種可再編程的門海用于數(shù)字信號處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法器、加法器和累加單元結(jié)合起來,就可以利用大規(guī)模并行計算實(shí)現(xiàn)有效的濾波器算法。   在未加工頻率性能方面的損失,通過并行計算得到了彌補(bǔ),而且得遠(yuǎn)大于失,可謂“失之東隅,收之桑榆”;由此獲得的 DSP 帶寬完全可與替代方案媲美。隨著時間的推移,乘法器和加法器的實(shí)施越來越高效。1998 年,Xilinx 順理成章推出了第一個集成于
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  DSP  Virtex-5  嵌入式  

如何成功地完成ASIC原型驗(yàn)證

  •   原型驗(yàn)證---用軟件的方法來發(fā)現(xiàn)硬件的問題   在芯片tap-out之前,通常都會計算一下風(fēng)險,例如存在一些的嚴(yán)重錯誤可能性。通常要某個人簽字來確認(rèn)是否去生產(chǎn)。這是一個艱難的決定。ASIC的產(chǎn)品NRE的費(fèi)用持續(xù)上升。一次失敗的ASIC流片將會推遲數(shù)個月的上市時間。誰愿意承擔(dān)簽字的責(zé)任呢? 一些BUG通過仿真和Emulation是抓不到的。傳統(tǒng)的驗(yàn)證方法認(rèn)為設(shè)計的功能符合功能定義就是對的。 但功能定義到底對不對呢?唯一的辦法就是建立一個真實(shí)的硬件:原型。   基于FPGA的原型 --- 一個虛擬
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  ASIC  嵌入式  

基于ARM智能家居控制器設(shè)計與實(shí)現(xiàn)

  •   如何將家庭里相對獨(dú)立的設(shè)備連接成一個系統(tǒng),從而方便進(jìn)行本地和遠(yuǎn)程控制?本文通過采用ARM構(gòu)成智能家居控制器來實(shí)現(xiàn)這個目標(biāo)。智能家居控制器使用S3C2410、SIM100-E等元件來組成硬件平臺,再將Linux系統(tǒng)移植到硬件平臺上,然后設(shè)計好相應(yīng)的驅(qū)動程序和應(yīng)用程序,最后將軟件下載到硬件平臺來對家電進(jìn)行本地和遠(yuǎn)程控制。   隨著數(shù)字化家用電器的飛速發(fā)展,如何對家庭中相對獨(dú)立的家用電器進(jìn)行智能化管理和操作?這是人們非常關(guān)心的一個問題。智能家居控制器能夠?qū)⒃S多相對獨(dú)立的家用電器構(gòu)成一個統(tǒng)一的系統(tǒng),從而方
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  ARM  智能家居控制器  嵌入式  

Aerospace采用風(fēng)河Linux開發(fā)太空項目

  •   風(fēng)河系統(tǒng)公司(Wind River)日前宣布,Honeywell Aerospace公司將風(fēng)河Linux產(chǎn)品用于開發(fā)美國國家航空和宇宙航行局(NASA)New Millennium Program Space Technology 8(ST8)可靠多處理器(Dependable Multiprocessor)項目。Honeywell Aerospace是NASA ST8 Dependable Multiprocessor項目的主要外包商,這是該公司首次購買采用Linux平臺用于太空任務(wù)項目開發(fā)。Win
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  風(fēng)河  Linux  Aerospace  嵌入式  

快速實(shí)現(xiàn)基于FPGA的脈動FIR濾波器

  • 引言   目前,用FPGA(現(xiàn)場可編程門陣列)實(shí)現(xiàn)FIR(有限沖擊響應(yīng))濾波器的方法大多利用FPGA中LUT(查找表)的特點(diǎn)采用DA(分布式算法)或CSD碼等方法,將乘加運(yùn)算操作轉(zhuǎn)化為位與、加減和移位操作。這些結(jié)構(gòu)需要占用器件較多的LE(邏輯元件)資源,設(shè)計周期長,工作頻率低,實(shí)時性差。本文提出一種基于Stratix系列FPGA器件的新的實(shí)時高速脈動FIR濾波器的快速實(shí)現(xiàn)方法。利 用FGPA集成的DSP(數(shù)字信號處理器)乘加模塊定制卷積運(yùn)算單元,利用VHDL(甚高速集成電路硬件描述語言)元件例化語句快
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  脈動FIR濾波器  嵌入式  

采用FPGA的圖像采集卡的設(shè)計

  •   現(xiàn)代化生產(chǎn)和科學(xué)研究對視頻圖像采集系統(tǒng)的要求日益提高。傳統(tǒng)的圖像采集卡速度慢、處理功能簡單、采用分立元件、電路非常復(fù)雜;而且可靠性差、不易調(diào)試、不能很好地滿足特殊要求。FPGA(現(xiàn)場可編程門陣列)是專用集成電路中集成度最高的一種,用戶可對FPGA內(nèi)部的邏輯模塊和I/O模塊重新配置,以實(shí)現(xiàn)用戶所需邏輯功能。用戶對FPGA的編程數(shù)據(jù)放入芯片,通過上電加載到FPGA中,對其進(jìn)行初始化;也可在線對其編程,實(shí)現(xiàn)系統(tǒng)在線重構(gòu)?;贔PGA技術(shù)的圖像采集主要是通過集成的FPGA開發(fā)板,使用軟件編程把圖像的采集控制程
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  圖像采集卡  嵌入式  

嵌入式系統(tǒng)便攜式數(shù)據(jù)采集裝置設(shè)計

  •   隨著計算機(jī)科學(xué)技術(shù)的飛速發(fā)展和普及,數(shù)據(jù)采集技術(shù)已經(jīng)滲透到雷達(dá)、通信、水聲、遙感、地質(zhì)勘探、振動工程、語音處理、智能儀器、工業(yè)自動控制以及生物醫(yī)學(xué)工程等眾多領(lǐng)域。本設(shè)計借助于嵌入式系統(tǒng)設(shè)計技術(shù)和微處理器技術(shù)來實(shí)現(xiàn)的低功耗、大容量存儲的便攜式數(shù)據(jù)采集裝置。該裝置具有如下特點(diǎn):多通道數(shù)據(jù)采集(包括8路模擬量采集通道)、16路開關(guān)量采集通道、海量數(shù)據(jù)實(shí)時顯示存儲、集成度高、攜帶方便。   嵌入式平臺的構(gòu)建   20世紀(jì)90年代后,嵌入式實(shí)時操作系統(tǒng)在嵌入式系統(tǒng)中確立了主導(dǎo)地位。典型產(chǎn)品如VxWorks、
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  數(shù)據(jù)采集  嵌入式  

TI推出業(yè)界最靈活的時鐘發(fā)生器系列

  •   日前,德州儀器 (TI) 宣布推出一系列高度可編程的 1:4 鎖相環(huán) (PLL) 時鐘發(fā)生器,該系列產(chǎn)品能夠以統(tǒng)一的輸入頻率生成多達(dá)九個輸出時鐘源,每個輸出都能在系統(tǒng)內(nèi)編程,以支持高達(dá) 230 MHz 的任意時鐘頻率。上述特性提供了許多系統(tǒng)優(yōu)勢,其中包括降低功耗,縮短引導(dǎo)時間,而且無需重新進(jìn)行系統(tǒng)設(shè)計就能方便靈活地更新時鐘。這些優(yōu)勢最終有助于降低各種消費(fèi)類應(yīng)用的成本,如 IP 機(jī)頂盒或 IP 電話、數(shù)字電視等數(shù)字媒體系統(tǒng)、流媒體與打印機(jī)、導(dǎo)航系統(tǒng)以及便攜式設(shè)備等。   新型 CDCE9xx 與 CD
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  時鐘發(fā)生器  嵌入式  

基于計算機(jī)的機(jī)床測試系統(tǒng)

  •   在工業(yè)生產(chǎn)測試過程中,經(jīng)常要對溫度、流量、壓力等模擬量進(jìn)行采集,對繼電器、接觸器等開關(guān)量進(jìn)行控制,此外還有步進(jìn)電機(jī)和伺服電機(jī)進(jìn)行精確的位移控制。開發(fā)一種基于計算機(jī)的機(jī)床測試系統(tǒng),把各種控制量集成在一起構(gòu)成閉環(huán)控制系統(tǒng)很有必要。本文以一臺計算機(jī)為主控制器,采用Windows風(fēng)格接口軟件,計算和測試速度快,信息處理能力強(qiáng),系統(tǒng)集成度高,工作界面友好,操作方便,實(shí)現(xiàn)了多參數(shù)測試過程自動化,提高了測試效率和準(zhǔn)確性。   系統(tǒng)主要功能及特點(diǎn)   系統(tǒng)以對機(jī)床性能影響大的參數(shù)集成測試為主要目的,具有以下功能
  • 關(guān)鍵字: 測試  測量  機(jī)床測試  嵌入式系統(tǒng)  單片機(jī)  測試測量  

PIC單片機(jī)的應(yīng)用設(shè)計技巧

  •   美國微芯公司(Microch{p Technology Inc.)開發(fā)的CM0S工藝PIC系列8位單片機(jī)(RISC微控制器),特別是采用內(nèi)置第二代Flash存儲器(40年存儲壽命)的微控制器在快速應(yīng)用方面具有獨(dú)到之處。由于其易用性和高可靠性,該系列微控制器穩(wěn)居8位單片機(jī)全球出貨量之首。PIC系列單片機(jī)具有指令集簡潔、簡單易學(xué)、速度高、功能強(qiáng)、功耗低、價格低廉、體積小巧、適用性好及抗干擾能力強(qiáng)等特點(diǎn),大量應(yīng)用于汽車電氣控制、電機(jī)控制、工業(yè)控制儀表和儀表、通信、家電、玩具、低功耗的測控應(yīng)用等領(lǐng)域,在國內(nèi)越
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  PIC  嵌入式  

基于嵌入式WEB的工業(yè)洗衣機(jī)遠(yuǎn)程監(jiān)控系統(tǒng)研究

  •   隨著互聯(lián)網(wǎng)技術(shù)近年來的不斷發(fā)展,機(jī)電設(shè)備融入互連網(wǎng),并對其進(jìn)行遠(yuǎn)程監(jiān)控得到了廣泛應(yīng)用。基于嵌入式WEB的遠(yuǎn)程監(jiān)控是在傳統(tǒng)遠(yuǎn)程監(jiān)控的基礎(chǔ)上又融合了Web和嵌入式技術(shù),可提供比傳統(tǒng)遠(yuǎn)程監(jiān)控更為強(qiáng)大的功能,將成為今后遠(yuǎn)程監(jiān)控技術(shù)發(fā)展的主流方向。Web技術(shù)彌補(bǔ)了傳統(tǒng)監(jiān)控系統(tǒng)的不足,致使運(yùn)用Web技術(shù)實(shí)現(xiàn)設(shè)備的遠(yuǎn)程監(jiān)控,已經(jīng)越來越多地成為設(shè)備監(jiān)控系統(tǒng)不可或缺的一部分。嵌入式設(shè)備的Web服務(wù)為現(xiàn)場設(shè)備的數(shù)據(jù)采集、監(jiān)控、診斷和維護(hù)開辟了一個新的領(lǐng)域。   基于嵌入式Web的工業(yè)洗衣機(jī)遠(yuǎn)程監(jiān)控模型   基于嵌
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  嵌入式WEB  工業(yè)洗衣機(jī)  遠(yuǎn)程監(jiān)控  嵌入式  

基于FPGA的多種分頻設(shè)計與實(shí)現(xiàn)

  • 引言   分頻器是FPGA設(shè)計中使用頻率非常高的基本單元之一。盡管目前在大部分設(shè)計中還廣泛使用集成鎖相環(huán)(如altera的PLL,Xilinx的DLL)來進(jìn)行時鐘的分頻、倍頻以及相移設(shè)計,但是,對于時鐘要求不太嚴(yán)格的設(shè)計,通過自主設(shè)計進(jìn)行時鐘分頻的實(shí)現(xiàn)方法仍然非常流行。首先這種方法可以節(jié)省鎖相環(huán)資源,再者,這種方式只消耗不多的邏輯單元就可以達(dá)到對時鐘操作的目的。 1 整數(shù)分頻器的設(shè)計 1.1 偶數(shù)倍分頻   偶數(shù)分頻器的實(shí)現(xiàn)非常簡單,通過計數(shù)器計數(shù)就完全可以實(shí)現(xiàn)。如進(jìn)行N倍偶數(shù)分頻,就可以通過由待
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  嵌入式  
共4176條 128/279 |‹ « 126 127 128 129 130 131 132 133 134 135 » ›|

嵌入式系統(tǒng)介紹

嵌入式系統(tǒng) 嵌入式系統(tǒng)的核心是嵌入式微處理器。嵌入式微處理器一般就具備以下4個特點(diǎn): 1)對實(shí)時多任務(wù)有很強(qiáng)的支持能力,能完成多任務(wù)并且有較短的中斷響應(yīng)時間,從而使內(nèi)部的代碼和實(shí)時內(nèi)核心的執(zhí)行時間減少到最低限度。 2)具有功能很強(qiáng)的存儲區(qū)保護(hù)功能。這是由于嵌入式系統(tǒng)的軟件結(jié)構(gòu)已模塊化,而為了避免在軟件模塊之間出現(xiàn)錯誤的交叉作用,需要設(shè)計強(qiáng)大的存儲區(qū)保護(hù)功能,同時也有利于軟件診 [ 查看詳細(xì) ]

熱門主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473