數(shù)字信號處理(dsp) 文章 進入數(shù)字信號處理(dsp)技術(shù)社區(qū)
如何處理好嵌入式DSP設(shè)計中的功耗優(yōu)化
- 對基于數(shù)字信號處理器(DSP)的系統(tǒng)而言,優(yōu)化功耗是一項重要但往往難以實現(xiàn)的設(shè)計目標?,F(xiàn)在,基于DSP的設(shè)備常常把以往各自獨立的多個應(yīng)用結(jié)合起來,每一個應(yīng)用都可能有多個工作模式。要得到這樣一個設(shè)備的功率分布是非常困難的一件事,更遑論整個復(fù)雜的系統(tǒng)。設(shè)計人員需要獲知盡可能多的最佳信息,以及能夠幫助他們優(yōu)化特定應(yīng)用之功耗的技術(shù)和工具。
- 關(guān)鍵字: 功耗 優(yōu)化 設(shè)計 DSP 處理 嵌入式 如何
基于DSP的視頻采集系統(tǒng)設(shè)計
- 0 引言 數(shù)字圖象處理技術(shù)在電子通信與信息處理領(lǐng)域得到了廣泛的應(yīng)用,設(shè)計一種功能靈活、使用方便、便于嵌入到系統(tǒng)中的視頻信號采集電路具有重要的實用意義。 在研究基于DSP的視頻監(jiān)控系統(tǒng)時,考慮到高速實時處理及實用化兩方面的具體要求,需要開發(fā)一種具有高速、高集成度等特點的視頻圖象信號采集系統(tǒng),為此系統(tǒng)采用專用視頻解碼芯片和復(fù)雜可編程邏輯器件(CPLD)構(gòu)成前端圖象采集部分。設(shè)計上采用專用視頻解碼芯片,以CPLD器件作為控制單元和外圍接口,以FIFO為緩存結(jié)構(gòu),能夠有效地實現(xiàn)視頻信號的采集與讀取
- 關(guān)鍵字: DSP 數(shù)據(jù)采集 視頻采集 CPLD 數(shù)字圖象處理
基于DSP的MP3解碼系統(tǒng)設(shè)計
- 基于DSP實現(xiàn)MP3解碼系統(tǒng)的設(shè)計,采用高性能的立體聲音頻Codec芯片TLV320AIC23作為音頻信號數(shù)模轉(zhuǎn)換,DSP的兩個McBSP與其連接,分別作為配置接口和音頻數(shù)字接口,配置接口設(shè)置為SPI模式。USB與DSP接口實現(xiàn)MP3數(shù)據(jù)流與PC機之間的上傳與下載,存取MP3文件方便,存儲MP3文件的媒介選取大容量的存儲設(shè)備CF卡,系統(tǒng)選用可編程邏輯器件CPLD控制USB及CF卡的讀寫和片選。實驗證明該系統(tǒng)可以高質(zhì)量完成MP3解碼、播放。
- 關(guān)鍵字: 系統(tǒng) 設(shè)計 解碼 MP3 DSP 基于
OMAP35x實現(xiàn)高畫質(zhì)和直觀的用戶界面
- 為了滿足消費者要求產(chǎn)品具備更加直觀的用戶界面、更強大的高級圖形效果,而且可以支持將各種設(shè)備連接至因特網(wǎng)等的需求,德州儀器(TI)推出采用ARM Cortex-A8內(nèi)核的OMAP35x系列處理器,可應(yīng)用于便攜式導(dǎo)航設(shè)備、因特網(wǎng)設(shè)備,以及便攜式病人監(jiān)護設(shè)備等。 OMAP35x處理器進一步豐富了TI業(yè)經(jīng)驗證的領(lǐng)先無線手機技術(shù),能夠幫助主流客戶滿足新市場領(lǐng)域的要求,如車載應(yīng)用、消費類設(shè)備、嵌入式以及醫(yī)療設(shè)備等。這種集成的單芯片處理器將照片級真實感圖形效果與高級視頻DSP技術(shù)相結(jié)合,在市場上各種單芯片組合
- 關(guān)鍵字: ARM OMAP35x DSP OMAP3530
降低功耗:小心“過度設(shè)計”
- 當(dāng)前,降低功耗不僅成為節(jié)電的必由之路,并且被賦予了環(huán)保的神圣使命。因此所有的設(shè)計者都十分關(guān)心功耗問題。不過,在設(shè)計時還要謹防過度設(shè)計(overdesign)現(xiàn)象,使各個部分協(xié)調(diào)一致,達到整個功耗的降低。 應(yīng)用是個很復(fù)雜的問題,其中有許多要素。你需要針對問題提供整體化的解決方案。在深刻理解最終應(yīng)用的情況下,你會發(fā)現(xiàn)是否出現(xiàn)了過度設(shè)計;有時候,出于市場等方面的考慮,會出現(xiàn)過度設(shè)計的做法,這最終會導(dǎo)致功耗過高。 系統(tǒng)設(shè)計與SoC設(shè)計的相對比例問題,軟、硬件比例問題,IC的驅(qū)動電壓是否越低就越好?
- 關(guān)鍵字: 降低功耗 SoC 過度設(shè)計 DSP Bolosigno 300 Bolosigno250
TMS320VC5402 HPI接口與PCI總線接口設(shè)計
- 數(shù)字信號處理器DSP(Digital Signal Processor)是一種特別適合于進行數(shù)字信號處理的微處理器,憑借其運算速度快、功能強等特點,在各個領(lǐng)域的應(yīng)用越來越廣泛。但在很多場合下需要將DSP的各種外圍設(shè)備同計算機連接,以實現(xiàn)數(shù)據(jù)傳輸。通常情況下可利用DSP的串口或I/O口來實現(xiàn),但無論是接串口還是接I/O口都要占用DSP的硬件資源,同時數(shù)據(jù)的傳輸速度有時也不能滿足系統(tǒng)的要求。為了解決這一問題,將DSP的HPI口通過PCl2040芯片橋接到PCI總線。本文以TMS320VC5402(簡稱VC
- 關(guān)鍵字: DSP PCI總線 HPI控制寄存器
如何用DSP和FPGA構(gòu)建多普勒測量系統(tǒng)
- 隨著FPGA性能和容量的改進,使用FPGA執(zhí)行DSP功能的做法變得越來越普遍。
- 關(guān)鍵字: FPGA DSP 多普勒 測量系統(tǒng)
利用FPGA協(xié)處理提升無線子系統(tǒng)的性能
- 您可以顯著提高無線系統(tǒng)中信號處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。 常見于無線應(yīng)用中這類處理包括有限沖激響應(yīng)(FIR)濾波、快速傅里葉變換(FFT)、數(shù)字上下變頻和前向誤差校正(FEC)。Xilinx? Virtex-4和Virtex-5架構(gòu)提供多達512個并行嵌入式DSP乘法器,這些乘法器的工作頻率高于500MHz,最高可提供256 GMAC的DSP性能。 將需要高速并行處理的工作卸載給FPGA,而將需要高速
- 關(guān)鍵字: 信號處理 FPGA DSP
TMS320VC5502圖像傳輸系統(tǒng)的USB接口擴展
- 0 引言 一個典型的水下圖像傳輸系統(tǒng)采用DSP(數(shù)字信號處理器)作為實時圖像處理的核心單元,并用PC機建立良好的人機界面,以完成圖像的采集和顯示。因此,PC上位機與DSP間需進行一種高效、快速的數(shù)據(jù)傳輸。目前PC機和DSP常采用RS-232串口通信方式實現(xiàn)數(shù)據(jù)交換,其通信協(xié)議簡單,但在大數(shù)據(jù)量的圖像信息傳輸中,很難滿足系統(tǒng)的實時性要求。此外,PC機本身串口資源也十分有限。而USB(通用串行總線)作為一種快速且有彈性的新式接口,可以滿足多數(shù)情況下大數(shù)據(jù)量實時交換的要求。 本文提出一種基于US
- 關(guān)鍵字: TMS320VC5502 USB DSP
邊界掃描在帶DSP芯片數(shù)字電路板測試中的應(yīng)用
- 0 引言 在現(xiàn)代雷達系統(tǒng)中,帶有DSP(數(shù)字信號處理器)芯片的數(shù)字電路板應(yīng)用很廣。DSP芯片基本支持IEEE 1149.1標準,并且在電路板中形成了邊界掃描鏈,支持邊界掃描測試。 在DSP電路板中有這樣一類集成電路,它們屬于非邊界掃描器件,位于電路板邊緣連接器和由DSP芯片形成的邊界掃描鏈之間。這部分器件的功能測試難以進行。首先,這些帶DSP的電路板有獨立的時序,所以不能單獨采用傳統(tǒng)的通過外部接口輸入測試矢量的方法進行測試;其次,邊界掃描測試只能對與DSP芯片相連的引腳進行互連測試,可檢測
- 關(guān)鍵字: 邊界掃描 DSP
利用FPGA協(xié)處理器優(yōu)化高性能數(shù)字攝像監(jiān)控系統(tǒng)
- 數(shù)字攝像監(jiān)視系統(tǒng)現(xiàn)在具有更多的能力,是傳統(tǒng)模擬系統(tǒng)強有力的替代方案。除了提供先進的壓縮技術(shù),如MPEG-4和H.264,數(shù)字攝像監(jiān)視系統(tǒng)現(xiàn)在配備了如圖像穩(wěn)定,全景攝像和視頻運動檢測等算法。本文將討論這些新技術(shù)的優(yōu)點,和它們在用數(shù)字信號處理器(DSP)和FPGA協(xié)處理器平臺上的優(yōu)化實現(xiàn)。它將詳盡地闡述現(xiàn)代監(jiān)視系統(tǒng)的需求,這些系統(tǒng)中常用的算法和加快系統(tǒng)設(shè)計的開發(fā)平臺。 商用攝像監(jiān)視系統(tǒng)的一般需求是支持一至八個攝像機,先進的視頻壓縮如MPEG-4,Windows Media 9 H.264,低延遲編碼
- 關(guān)鍵字: FPGA 數(shù)字攝像監(jiān)控系統(tǒng) DSP
數(shù)字信號處理(dsp)介紹
您好,目前還沒有人創(chuàng)建詞條數(shù)字信號處理(dsp)!
歡迎您創(chuàng)建該詞條,闡述對數(shù)字信號處理(dsp)的理解,并與今后在此搜索數(shù)字信號處理(dsp)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對數(shù)字信號處理(dsp)的理解,并與今后在此搜索數(shù)字信號處理(dsp)的朋友們分享。 創(chuàng)建詞條
相關(guān)主題
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473