首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 現場可編程門陣列(fpga)

現場可編程門陣列(fpga) 文章 進入現場可編程門陣列(fpga)技術社區(qū)

基于FPGA的高清低碼流H.264攝像機設計

  • 摘要:本文提出了一種基于低成本FPGA的高清低碼流安防攝像機SoC實現方式,該設計已經完全實現,開創(chuàng)了高清低碼流安防攝像機SoC的先河。 1. 概述 目前高清H.264攝像機的核心SoC基本上都是ASIC,而FPGA作為近年來發(fā)展迅速的可編程器件,在高清H.264攝像機的SoC領域如何能有一席之地?這是我們的設計需要實現的目標。 2. 設計特點 與ASIC相比,FPGA的特點是功能強,設計靈活,隨時升級,工作成果可以積累,NRE低,但是芯片價格比ASIC貴,所以必須找到一個可以達到價格平衡的應用領
  • 關鍵字: FPGA  H.264  

基于FPGA的巴特沃茲IIR數字帶通濾波器設計

  • 1.引言 數字濾波器在通信、自動控制、雷達、軍事、航空航天、醫(yī)療、家用電器等眾多領域得到了廣泛的應用。其中IIR數字濾波器和FIR數字濾波器是目前人們使用較多的兩種。數字濾波器通常采用計算機軟件、專用數字濾波器、DSP器件或可編程邏輯器件(如FPGA) 實現。因為,用FPGA實現數字濾波器具有實時性強、靈活性高、處理速度快以及小批量生產成本低等優(yōu)點,所以得到了較為廣泛的應用。本文以巴特沃思數字帶通濾波器為例,較為詳細地介紹了其設計和實現方法。給定巴特沃茲數字帶通濾波器的抽樣頻率為500Hz,上、下邊帶截
  • 關鍵字: FPGA  IIR  

實用性指紋識別模塊設計方案,提供軟硬件參考設計

創(chuàng)意耳紋識別系統(tǒng)的研究與實現,提供軟硬件參考解決方案

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: 耳紋識別  FPGA  Spartan-3E  傳感器  SOPC  

一種基于FPGA的SDRAM控制器設計

  • 本文介紹了一種基于FPGA的用于高分辨率視頻圖像處理的SDRAM控制器的設計方法。通過設置SDRAM的工作狀態(tài),使其工作在猝發(fā)模式。在視頻時序信號控制下,用多行連續(xù)的SDRAM存儲空間,存取視頻數據。并在數據接口部分增加FIFO,緩存一行視頻,在像素時鐘控制下,實現視頻數據實時的存儲和讀取。通過改變相關參數,能對所有VESA分辨率視頻流進行操作。具有通用性強、系統(tǒng)復雜度低、可靠性高、可擴展等特點。在某型號的機載大屏顯示器系統(tǒng)中,用該SDRAM控制器實現了圖像的翻轉等功能,也驗證了該控制器的實用性。 0引
  • 關鍵字: FPGA  SDRAM  

一種基于FPGA實現高速異步FIFO的方案

  • 現代集成電路芯片中,隨著設計規(guī)模的不斷擴大。一個系統(tǒng)中往往含有數個時鐘。多時鐘帶來的一個問題就是,如何設計異步時鐘之間的接口電路。異步 FIFO(First In First Out)是解決這個問題的一種簡便、快捷的解決方案。使用異步FIFO可以在兩個不同時鐘系統(tǒng)之間快速而方便地傳輸實時數據。在網絡接口、圖像處理等方面,異步FIFO都得到廣泛的應用。異步FIFO是一種先進先出的電路,使用在數據接口部分,用來存儲、緩沖在兩個異步時鐘之間的數據傳輸。在異步電路中,由于時鐘之間周期和相位完全獨立,因而數據的丟失
  • 關鍵字: FPGA  FIFO  

邁瑞醫(yī)療國際有限公司授予Altera最佳質量獎,表彰其業(yè)界最好的FPGA技術、服務和支持

  •   邁瑞醫(yī)療國際有限公司(NYSE: MR)是全球領先的醫(yī)療設備和解決方案供應商、美國紐交所上市企業(yè),授予了Altera公司(NASDAQ: ALTR) 2013年度“最佳質量獎”。邁瑞公司總部設在中國深圳,主要業(yè)務集中在生命信息與支持、體外診斷、數字超聲、醫(yī)學影像四大領域。邁瑞公司贊賞Altera及時交付先進的高性價比可編程邏輯解決方案,一直能夠滿足其高質量、可靠性和服務需求?! ∵@是過去八年中Altera第五次獲得邁瑞公司的獎項,雙方建立了相互信賴的合作關系,提高了產品質量,支持客戶取得成功。邁瑞公司
  • 關鍵字: Altera  FPGA  醫(yī)療  邁瑞  

基于FPGA的超聲電機驅動控制電路

  • 摘要:針對直線超聲電機的特點,設計了一種以FPGA為核心、基于SOPC技術和NiosⅡ軟核處理器的新型超聲電機驅動控制器,以控制直線型超聲電機的速度和位移。該驅動控制器把CPU、DDS模塊以及光柵反饋計數模塊都集成在一片FPGA中,具有電子元件使用少,功耗低,易修改、易升級等特點,為超聲電機的各種運動平臺提供了一個良好的閉環(huán)控制系統(tǒng)。 超聲電機是一種新型微特電機,其工作原理是通過壓電材料的逆壓電效應,使定子在超聲頻段微幅振動,依靠摩擦將振動轉換成動子的旋轉(直線)運動。超聲電機具有體積小,重量輕、結構緊
  • 關鍵字: FPGA  SOPC  

Altera為下一代非易失FPGA提供早期使用軟件

  •   Altera公司(Nasdaq: ALTR)今天宣布,為Altera最新的10代FPGA和SoC系列產品之一——MAX? 10 FPGA,提供Quartus? II beta軟件和早期使用文檔?;赥SMC的55 nm嵌入式閃存工藝技術,MAX 10 FPGA在小外形封裝、低成本和瞬時接通可編程邏輯器件中采用了先進的工藝,是革命性的非易失FPGA。提供軟件支持和產品文檔,客戶可以馬上開始他們的MAX 10 FPGA設計?! ltera最近完成了首批MAX 10 FPGA投片,與TSMC合作將于201
  • 關鍵字: Altera  FPGA  SoC  

采用高性能SRAM提高DSP密集型應用的性能

  •   軍事與國防應用極大地受益于數字信號處理器(DSP),其廣泛應用于雷達、軟件無線電(SDR)、靈巧彈藥與目標探測系統(tǒng)、電子戰(zhàn)應用、飛機成像以及眾多其它應用。DSP借助其完美架構提供的精確處理能力可以顯著提高性能。關鍵DSP功能包括實時信號處理、超高吞吐量與可重編程功能。本文介紹了如何采用高性能四倍數據速率(QDR)SRAM而使整體DSP系統(tǒng)性能至少提高兩倍(與使用SDRAM的傳統(tǒng)方法相比)的方法。  數字信號處理  數字信號處理包含把信號轉換成數字形式后對其進行處理的方法,如:雷達處理。雷達系統(tǒng)基本上是
  • 關鍵字: DSP  SDR  FPGA  

基于FPGA的高速數據采集系統(tǒng)設計

  • 隨著嵌入式技術的飛速發(fā)展,對嵌入式系統(tǒng)的應用需求也呈現出不斷增長的態(tài)勢,因此,嵌入式技術也相應地取得了重要的進展,系統(tǒng)設備不斷向高速化、集成化、低功耗的方向發(fā)展。現場可編程門陣列FPGA經過近20年的發(fā)展,到目前已成為實現數字系統(tǒng)的主流平臺之一。 FPGA具有單片機和DSP無法比擬的優(yōu)勢,相對于單片機和DSP工作需要依靠其上運行的軟件進行,FPGA全部的控制邏輯是由延時更小的硬件來完成的。 通用串行總線(USB)是現代數據傳輸的發(fā)展趨勢,是解決計算機與外設連接瓶頸的有效手段,USB2.O版本在原先的版本
  • 關鍵字: FPGA  FPGA  

京微雅格推出國內首款低功耗FPGA芯片CME-HR(黃河)系列

  •   日前,京微雅格(北京)科技有限公司宣布適時推出了黃河系列CAP(可編程應用平臺)HR系列,以迎合低功耗,小封裝及靈活的應用場景需求?! ┪⒀鸥癞a品市場總監(jiān)竇祥峰介紹,其產品特點如下: CME-HR系列低功耗FPGA采用40納米臺聯電低功耗工藝,靜態(tài)最低功耗可達35.2uW,最小封裝WLCSP16僅1.5mm*1.5mm。  該系列產品主要面向手持類或其它移動便攜式終端與設備的相關應用領域,該領域要求具備遠程升級、動態(tài)配置和功耗管理等功能,滿足LTE及未來的5G智能手機、便攜式智能終端(Tablet
  • 關鍵字: 京微雅格  CAP  FPGA  

一種基于DSP與FPGA的高速通信接口設計方案

  • 在雷達信號處理、數字圖像處理等領域中,信號處理的實時性至關重要。由于FPGA芯片在大數據量的底層算法處理上的優(yōu)勢及DSP芯片在復雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應用越來越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點處理性能優(yōu)越,故基于這類。DSP的DSP+FPGA處理系統(tǒng)正廣泛應用于復雜的信號處理領域。同時在這類實時處理系統(tǒng)中,FPGA與DSP芯片之間數據的實時通信至關重要。 TigerSHARC系列DSP芯片與外部進行數據通信主要有兩種方式:總線方式和鏈路口方式。鏈
  • 關鍵字: DSP  FPGA  

基于FPGA的自適應均衡器算法實現

  • 摘要:近年來,自適應均衡技術在通信系統(tǒng)中的應用日益廣泛,利用自適應均衡技術在多徑環(huán)境中可以有效地提高數字接收機的性能。為了適應寬帶數字接收機的高速率特點,本文闡述了自適應均衡器的原理并對其進行改進。最后使用FPGA芯片和Verilog HDL設計實現了自適應均衡器并仿真驗證了新方法的有效性。 信道均衡技術(Channel equalization)是指為了提高衰落信道中的通信系統(tǒng)的傳輸性能而采取的一種抗衰落措施。它主要是減小信道的多徑時延帶來的碼間串擾(ISI)問題。其原理是對信道或整個傳輸系統(tǒng)特性進行
  • 關鍵字: FPGA  LMS  

京微雅格率先推出國內首款低功耗FPGA芯片

  • 京微雅格的HR系列FPGA芯片已經能夠提供EVB,并預計今年第三季度大規(guī)模量產,已成為世界上除美國外唯一自主研發(fā)并成功量產FPGA產品的公司。
  • 關鍵字: 京微雅格  FPGA  
共6399條 151/427 |‹ « 149 150 151 152 153 154 155 156 157 158 » ›|

現場可編程門陣列(fpga)介紹

您好,目前還沒有人創(chuàng)建詞條現場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現場可編程門陣列(fpga)的理解,并與今后在此搜索現場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條

熱門主題

關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473