首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 自定義

Android 自定義Dialog 控制

  • /** 獲取對話框的窗口對象及參數(shù)對象以修改對話框的布局設(shè)置,* 可以直接調(diào)用getWindow(),表示獲得這個(gè)Activity的Window* 對象,這樣這可以以同樣的方式改變
  • 關(guān)鍵字: Android  Dialog  自定義  

基于FPGA的自定義總線MCMB的設(shè)計(jì)與實(shí)現(xiàn)

  • 針對現(xiàn)在對機(jī)載數(shù)據(jù)采集系統(tǒng)中總線技術(shù)的要求,采用Altera公司的CycloneIII系列FPGA EP3C40F484,在數(shù)據(jù)采集系統(tǒng)中實(shí)現(xiàn)了自定義數(shù)據(jù)采集總線MCMB的設(shè)計(jì)。通過Modelsim進(jìn)行功能仿真,并利用QuartusⅡ自帶的仿真軟件SignaltapⅡ在FPGA上調(diào)試驗(yàn)證總線IP核設(shè)計(jì)的正確性。
  • 關(guān)鍵字: FPGA  MCMB  自定義  總線    

C51編程中的自定義“位”及其保存方案

  • 摘要: 以例舉的方式,闡述單片機(jī)C語言編程中有關(guān)標(biāo)志位的自定義以及對于其當(dāng)前狀態(tài)的保存問題。從標(biāo)志位的理 ...
  • 關(guān)鍵字: C51編程  自定義  標(biāo)志位  

LabVIEW實(shí)現(xiàn)自定義的功能電路測試系統(tǒng)

  • 背景現(xiàn)代化電子工廠批量生產(chǎn)的PCB電路板,在最終打包出廠前,需要做電路功能測試(FCT)。在該功能測試應(yīng)用中,霍...
  • 關(guān)鍵字: LabVIEW  自定義  電路測試系統(tǒng)  

在WaveMaster中創(chuàng)建自定義運(yùn)算函數(shù)

  • WaveMastertrade;系列數(shù)字示波器最重要的功能之一是能夠使用各種第三方軟件工具,如Visual Basic或MatLab,創(chuàng)建自定義運(yùn)算函數(shù)和測量函數(shù)。使用這些程序創(chuàng)建的MatLabtrade;腳本可以嵌入到示波器運(yùn)算鏈中,象內(nèi)部數(shù)
  • 關(guān)鍵字: WaveMaster  自定義  運(yùn)算  函數(shù)    

軟件自定義測試平臺, 用于當(dāng)前和未來的通信系統(tǒng)

  • 基于軟件定義的現(xiàn)代通信系統(tǒng)包括藍(lán)牙、WiMAX、CDMA2000、ZigBee、GSM、EDGE、RFID,而這些無線通信標(biāo)準(zhǔn)正以前所未有的速度日漸成熟(圖1)。同時(shí),由于Microsoft、Vodafone與Google等公司的聯(lián)合,通過V CAST欣賞熱門的
  • 關(guān)鍵字: 軟件  測試平臺  自定義  通信系統(tǒng)    

簡論FPGA在自定義測試中的四種應(yīng)用情況

  • FPGA可以通過專享的硬件資源進(jìn)行處理數(shù)據(jù),從而實(shí)現(xiàn)較高的吞吐率,可以比通過I/O硬件先獲取數(shù)據(jù)再通過軟件執(zhí)行數(shù)據(jù)處理的速率更快。結(jié)合FPGA技術(shù)的測試系統(tǒng),不是按照傳統(tǒng)意義上的“采集、數(shù)據(jù)傳輸、后處理rdq
  • 關(guān)鍵字: FPGA  自定義  測試  應(yīng)用情況    

自定義Allegro菜單的簡便方法

  • 很簡單的方法就是修改原始的菜單文件,這樣不太保險(xiǎn),下面的方法是通過自定義菜單位置來修改的,不會影響系統(tǒng)原始的菜單文件,隨時(shí)可以還原。有三個(gè)步驟。 修改有風(fēng)險(xiǎn),新手須謹(jǐn)慎
    1,首先到C:CadenceSPB_15.2share
  • 關(guān)鍵字: Allegro  自定義  菜單  方法    

基于SOPC的自定義外設(shè)FIFO

  • 摘要:以Altera公司的FPGA芯片EP2C20Q208C8為例,詳細(xì)介紹了在QuartusII 7.2的環(huán)境下,用SOPC Builder構(gòu)建Nios軟核時(shí),自定義FIFO接口元件的方法。通過將采集到的電壓信號,在數(shù)碼管上顯示的實(shí)驗(yàn),實(shí)現(xiàn)FIFO寄存器與
  • 關(guān)鍵字: SOPC  FIFO  自定義  外設(shè)    

自定義Allegro菜單的方法

  • 很簡單的方法就是修改原始的菜單文件,這樣不太保險(xiǎn),下面的方法是通過自定義菜單位置來修改的,不會影響系統(tǒng)原始的菜單文件,隨時(shí)可以還原。有三個(gè)步驟。 修改有風(fēng)險(xiǎn),新手須謹(jǐn)慎
    1,首先到C:CadenceSPB_15.2share
  • 關(guān)鍵字: Allegro  自定義  菜單  方法    
共10條 1/1 1
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473