首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 重構(gòu)

基于0.13微米CMOS工藝下平臺(tái)式FPGA中可重構(gòu)RAM模塊的一種設(shè)計(jì)方法

  • 基于0.13微米CMOS工藝下平臺(tái)式FPGA中可重構(gòu)RAM模塊的一種設(shè)計(jì)方法,1. 引言

    對(duì)于需要大的片上存儲(chǔ)器的各種不同的應(yīng)用,F(xiàn)PGA 需要提供可重構(gòu)且可串聯(lián)的存儲(chǔ)器陣列。通過(guò)不同的配置選擇,嵌入式存儲(chǔ)器陣列可以被合并從而達(dá)到位寬或字深的擴(kuò)展并且可以作為單端口,雙端口
  • 關(guān)鍵字: RAM  重構(gòu)  模塊  設(shè)計(jì)  方法  FPGA  平臺(tái)  0.13  微米  CMOS  工藝  

可重構(gòu)平臺(tái)下AES算法的流水線(xiàn)性能優(yōu)化

  • 摘要 AES-Rijndael算法是美國(guó)取代DES的新一代分組加密算法標(biāo)準(zhǔn),也是事實(shí)上的國(guó)際標(biāo)準(zhǔn)。本文在可重構(gòu)平臺(tái)上針對(duì) 128位密鑰長(zhǎng)度AES算法的流水線(xiàn)性能優(yōu)化技術(shù)進(jìn)行了研究,通過(guò)對(duì)基本運(yùn)算優(yōu)化、循環(huán)展開(kāi)、輪內(nèi)流水線(xiàn)、輪
  • 關(guān)鍵字: 性能  優(yōu)化  流水線(xiàn)  算法  平臺(tái)  AES  重構(gòu)  
共17條 2/2 « 1 2

重構(gòu)介紹

重構(gòu)  重構(gòu)的定義   重構(gòu)(名詞):對(duì)軟件內(nèi)部結(jié)構(gòu)的一種調(diào)整,目的是在不改變"軟件之可察行為"前提下,提高其可理解性,降低其修改成本.   重構(gòu)(動(dòng)詞):使用一系列重構(gòu)準(zhǔn)則(手法),在不改變"軟件之可察行為"前提下,調(diào)整其結(jié)構(gòu).   兩種定義都強(qiáng)調(diào)是在不改變"軟件的外部行為"前提下,不改變"軟件之可察行為"就是說(shuō)讓修改不影響外部使用程序(程序員),在個(gè)外部來(lái)看,程序的行為和結(jié)果沒(méi)有任何的變 [ 查看詳細(xì) ]

熱門(mén)主題

重構(gòu)    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473