首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 高速

高速串行總線技術(shù)發(fā)展與應用分析

  • 雖然在嵌入式系統(tǒng)中有許多連接元件的方法,但最主要的還是以太網(wǎng)、PCI Express和RapidIO這三種高速串行標準。所有這三種標準都使用相似的串行解串器(SerDes)技術(shù),它們提供的吞吐量和時延性能都要超過寬的并行總線
  • 關(guān)鍵字: 應用  分析  發(fā)展  技術(shù)  串行  總線  高速  RapidIO  

基于TMS320C6455的高速SRIO接口設(shè)計

  • 基于TMS320C6455的高速SRIO接口設(shè)計,引 言 數(shù)字信號處理技術(shù)已廣泛應用于通信、雷達、聲納、遙感、圖形圖像處理和語音處理等領(lǐng)域。隨著現(xiàn)代科技的發(fā)展,尤其是半導體工藝的進入深亞微米時代,新的功能強勁的高性能數(shù)字信號處理器(DSP)也相繼推出
  • 關(guān)鍵字: 接口  設(shè)計  SRIO  高速  TMS320C6455  基于  

解讀高速數(shù)字電路中電子隔離應用技巧

  • 概要 本應用報告概述了高速數(shù)字電路中電子隔離的必要性、實施以及特性,討論了在一個隔離層上進行光、磁(電感)和電氣(電容)信號傳輸?shù)膬?yōu)點和缺點,并對ISO72x系列數(shù)字隔離器中使用的電容耦合技術(shù)作了特別的重
  • 關(guān)鍵字: 隔離  應用技巧  電子  電路  高速  數(shù)字  解讀  耦合  LED  

基于FPGA的高速定點FFT算法的設(shè)計方案

  • 基于FPGA的高速定點FFT算法的設(shè)計方案,引 言
    快速傅里葉變換(FFT)作為計算和分析工具,在眾多學科領(lǐng)域(如信號處理、圖像處理、生物信息學、計算物理、應用數(shù)學等)有著廣泛的應用。在高速數(shù)字信號處理領(lǐng)域,如雷達信號處理,F(xiàn)FT的處理速度往往是整個系
  • 關(guān)鍵字: 算法  設(shè)計  方案  FFT  定點  FPGA  高速  基于  

基于CPCI總線多DSP系統(tǒng)的高速主機接口設(shè)計

  • 基于CPCI總線多DSP系統(tǒng)的高速主機接口設(shè)計,在現(xiàn)代通信、雷達和聲納系統(tǒng)中,隨著實時處理要求的不斷提高,對數(shù)字信號處理系統(tǒng)也提出了更高的要求。板載多片高性能的DSP芯片,配合大容量的SDRAM,可以很好地滿足上述要求,并且已經(jīng)成為了數(shù)字信號處理系統(tǒng)發(fā)展的
  • 關(guān)鍵字: 主機  接口  設(shè)計  高速  系統(tǒng)  CPCI  總線  DSP  基于  

C64x+ DSP高速緩存一致性分析與維護

  • 高速緩存(CACHE)作為內(nèi)核和低速存儲器之間的橋梁,基于代碼和數(shù)據(jù)的時間和空間相關(guān)性,以塊為單位由硬件控制器自動加載內(nèi)核所需要的代碼和數(shù)據(jù)。如果所有程序和數(shù)據(jù)的存取都由內(nèi)核完成,基于CACHE的運行機制,內(nèi)核始終能夠得到存儲器中最新的數(shù)據(jù)。但是當有其它可以更改存儲器內(nèi)容的部件存在時,例如不需要內(nèi)核干預的直接數(shù)據(jù)存?。―MA)引擎,就可能出現(xiàn)由于CACHE的存在而導致內(nèi)核或者DMA不能夠得到最新數(shù)據(jù)的現(xiàn)象,也就是CACHE一致性的問題。
  • 關(guān)鍵字: 維護  一致性分析  高速  DSP  C64x  

基于增強并行口EPP的便攜式高速數(shù)據(jù)采集系統(tǒng)

  • 基于增強并行口EPP的便攜式高速數(shù)據(jù)采集系統(tǒng),針對基于EPP協(xié)議的并行端口設(shè)備開發(fā)的特點與趨勢,開發(fā)了由A/D轉(zhuǎn)換器AD1671和FIFO存儲器ID7202構(gòu)成的1.25MHz、12Bit的高速數(shù)據(jù)采集系統(tǒng),并通過IDT7202與EPP的接口電路
  • 關(guān)鍵字: 高速  數(shù)據(jù)采集  系統(tǒng)  便攜式  EPP  增強  并行  基于  

MAX4144, MAX4145, MAX4146,高速、低失真、差分線接收器

  • 概述 The MAX4144/MAX4145/MAX4146 differential line receivers offer unparalleled high-speed, low-distortion performance. Using a three op-amp instrumentation amplifier architecture, these ICs have full
  • 關(guān)鍵字: 分線  接收器  失真  高速  MAX4145  MAX4146  MAX4144  

串行及并行A/D轉(zhuǎn)換器在高速數(shù)據(jù)采集中的采樣差別性分析

  • 摘要:串行和并行接口模式是A/D轉(zhuǎn)換器諸多分類中的一種,但卻是應用中器件選擇的一個重要指標。在同樣的轉(zhuǎn)換分辨率及轉(zhuǎn)換速度的前提下,不同的接口方式不但影響了電路結(jié)構(gòu),更重要的是將在高速數(shù)據(jù)采集的過程中對采樣
  • 關(guān)鍵字: 集中  采樣  差別性  分析  數(shù)據(jù)  高速  并行  A/D  轉(zhuǎn)換器  串行  

異步FIFO和PLL在高速雷達數(shù)據(jù)采集系統(tǒng)中的應用

  • 異步FIFO和PLL在高速雷達數(shù)據(jù)采集系統(tǒng)中的應用,將異步FIFO和鎖相環(huán)應用到高速雷達數(shù)據(jù)采集系統(tǒng)中用來緩存A/D轉(zhuǎn)換的高速采樣數(shù)據(jù),解決嵌入式實時數(shù)據(jù)采集系統(tǒng)中,高速采集數(shù)據(jù)量大,而處理器處理速度有限的矛盾,提高系統(tǒng)的可靠性。根據(jù)FPGA內(nèi)部資源的特點,將FIFO和鎖相環(huán)設(shè)計在一塊芯片上。因為未使用外掛FIFO和PLL器件,使得板卡設(shè)計結(jié)構(gòu)簡單,并減少硬件板卡的干擾。由于鎖相環(huán)的使用,使得整個采集系統(tǒng)時鐘管理方便。異步FIFO構(gòu)成的高速緩存具有一定通用性,方便系統(tǒng)進行升級維護。
  • 關(guān)鍵字: 數(shù)據(jù)采集  系統(tǒng)  應用  雷達  高速  FIFO  PLL  異步  

基于Simulink的高速跳頻通信系統(tǒng)抗干擾性能分析

  • 0 引 言
    跳頻通信以其強抗干擾能力和高安全性在軍事通信領(lǐng)域得到了越來越廣泛的應用。隨著C4ISR系統(tǒng)要求的不斷提高,跳頻通信系統(tǒng)正向著跳速不斷提高,跳頻帶寬越來越大,跳頻圖案越來越復雜的方向發(fā)展。目前
  • 關(guān)鍵字: 抗干擾性  分析  系統(tǒng)  通信  Simulink  高速  基于  

基于TMS320C6713和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設(shè)計

  • 基于TMS320C6713和MAX1420的高速數(shù)據(jù)采集系統(tǒng)設(shè)計,1 引言
    數(shù)據(jù)采集系統(tǒng)是通信與信息技術(shù)領(lǐng)域中重要的功能模塊,應用廣泛。而傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)大多以單片機或中規(guī)模數(shù)字電路為核心,其模數(shù)轉(zhuǎn)換器(A/D轉(zhuǎn)換器)采樣速率較低。顯然傳統(tǒng)數(shù)據(jù)采集系統(tǒng)不能完全滿足高
  • 關(guān)鍵字: 系統(tǒng)  設(shè)計  數(shù)據(jù)采集  高速  TMS320C6713  MAX1420  基于  數(shù)據(jù)采集  TMS320C6713  MAX1420  USB通信接口  DSP  

傳感器在高速鐵路中的應用研究

  • 控制精度是保證高速鐵路列車正點到達和安全運行的核心。以傳感器為核心元件的設(shè)計方式是目前高速鐵路的測速和定位技術(shù)的主流。傳感器在高速鐵路的測速和定位技術(shù)中主要有3種類型:脈沖轉(zhuǎn)速傳感器、慣性加速度傳感器、獨立定位傳感器。研究傳感器具體應用情況和工作原理。結(jié)果表明,傳感器測速定位方法簡單,經(jīng)濟實用,誤差小,適于在高速鐵路中普遍應用。
  • 關(guān)鍵字: 研究  應用  鐵路  高速  傳感器  

基于FPDP的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計

  • 基于FPDP的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計, 隨著電子技術(shù)的高速發(fā)展,越來越多的信號處理系統(tǒng),需要高速的數(shù)據(jù)采集和大吞吐量的數(shù)據(jù)傳輸,來實現(xiàn)數(shù)據(jù)的高速實時處理能力。在雷達系統(tǒng)中,原始數(shù)據(jù)中包含豐富的信息,及時獲得原始數(shù)據(jù)并進行實時分析就顯得
  • 關(guān)鍵字: 傳輸系統(tǒng)  設(shè)計  數(shù)據(jù)  高速  FPDP  基于  DSP  

基于PCI總線的雷達視頻高速數(shù)據(jù)采集接口設(shè)計

  • 采用Altera公司的FPGA及其PCI接口芯片PCI9054實現(xiàn)了現(xiàn)代雷達視頻的高速數(shù)據(jù)采集接口。在介紹PCI9054接口控制器的基礎(chǔ)上給出一種通用的高速數(shù)據(jù)采集接口設(shè)計,并提出一種新的包括PCI9054存儲器映射傳輸操作的設(shè)計。經(jīng)測試證明,該接口的數(shù)據(jù)采集速率能穩(wěn)定地達到200 Mb/s。
  • 關(guān)鍵字: 數(shù)據(jù)采集  接口  設(shè)計  高速  視頻  PCI  總線  雷達  基于  
共307條 16/21 |‹ « 12 13 14 15 16 17 18 19 20 21 »

高速介紹

您好,目前還沒有人創(chuàng)建詞條高速!
歡迎您創(chuàng)建該詞條,闡述對高速的理解,并與今后在此搜索高速的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473