首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> ddfs

基于FPGA的DDFS信號源實現(xiàn)

  • DDFS技術(shù)是自21世紀70年代出現(xiàn)的一種新型的直接頻率合成技術(shù)。DDFS技術(shù)是在信號的采樣定理的基礎(chǔ)上提出來的,從“相位”的概念出發(fā),進行頻率合成,不但可利用晶體振蕩的高頻率穩(wěn)定度、高準確度,且頻率改變方便,轉(zhuǎn)換速度快,便于產(chǎn)生任意波形等,因此,DDFS技術(shù)是目前高精密度信號源的核心技術(shù)。
  • 關(guān)鍵字: 頻率合成  DDFS  信號源  

X波段多功能頻率合成器設(shè)計

  • 摘要:文章介紹了一種X波段多功能頻率合成器的設(shè)計方法,該方法以直接數(shù)字頻率合成(DDFS)和直接式模擬合成技術(shù)為基礎(chǔ),通過優(yōu)化頻率規(guī)劃和引入相位噪聲清除技術(shù),改善了頻率合成器雜散和相位噪聲性能。雷達激勵器采用
  • 關(guān)鍵字: 直接式頻率合成  DDFS  AWG  一體化  相位噪聲  

基于FPGA的高精度信號源的設(shè)計

  •   引言   近年來電子信息技術(shù)飛速發(fā)展,使得各領(lǐng)域?qū)π盘栐吹囊蟛粩嗵岣?,不但要求其頻率穩(wěn)定度和準確度高,頻率改變方便,而且還要求可以產(chǎn)生任意波形,輸出不同幅度的信號等。DDFS技術(shù)是自上世紀70年代出現(xiàn)的一種新型的直接頻率合成技術(shù)。DDFS技術(shù)是在信號的采樣定理的基礎(chǔ)上提出來的,從“相位”的概念出發(fā),進行頻率合成,不但可利用晶體振蕩的高頻率穩(wěn)定度、高準確度,且頻率改變方便,轉(zhuǎn)換速度快,便于產(chǎn)生任意波形等,因此,DDFS技術(shù)是目前高精密度信號源的核心技術(shù)。   1 DDFS技
  • 關(guān)鍵字: FPGA  DDFS  

基于DDFS的程控音頻儀器測試信號源設(shè)計

  •   文中介紹一種基于DDFS(直接頻率合成)技術(shù)的可編程音頻儀器測試信號源設(shè)計。該系統(tǒng)采用單片機作為控制器,以FPGA(現(xiàn)場可編程門陣列)作為信號源的主要平臺,利用DDFS技術(shù)產(chǎn)生一個按指數(shù)衰減的頻率可調(diào)正弦衰減信號。測試結(jié)果表明,該系統(tǒng)產(chǎn)生的信號其幅度可以按指數(shù)規(guī)律衰減;其頻率可以在1~4 KHz頻率范圍內(nèi)按1 Hz步長步進??梢苑奖愕挠糜跍y試音頻儀器設(shè)備的放大和濾波性能。   在各種音頻儀器設(shè)備的設(shè)計和維護中,廣泛利用音頻信號源測試這些設(shè)備的工作狀態(tài)和性能指標。放大器和濾波器是音頻設(shè)備中兩個基本功能
  • 關(guān)鍵字: DDFS  信號源  

一種X波段多功能頻率合成器的設(shè)計方法

  • 摘要:文章介紹了一種X波段多功能頻率合成器的設(shè)計方法,該方法以直接數(shù)字頻率合成(DDFS)和直接式模擬合成技術(shù)為基礎(chǔ),通過優(yōu)化頻率規(guī)劃和引入相位噪聲清除技術(shù),改善了頻率合成器雜散和相位噪聲性能。雷達激勵器采用了“任意波形產(chǎn)生(AWG)+IO調(diào)制”結(jié)構(gòu),除產(chǎn)生雷達激勵波形外,兼具回波模擬器功能,實現(xiàn)了一個硬件平臺,兩種功能的一體化設(shè)計,具有良好的工程應(yīng)用價值。文章給出了原理框圖,并對相位噪聲、雜散等方面做重點的介紹和分析,文末給出了測試結(jié)果。 0 引言 頻率合成器是通信、雷達、儀
  • 關(guān)鍵字: DDFS  AWG  

高精度DDFS信號源FPGA實現(xiàn)

  • 為進行高精度信號源的設(shè)計,同時降低設(shè)計成本,以Cyclone II系列低端FPGA為核心,利用直接頻率合成技術(shù),對正弦信號等數(shù)據(jù)進行1/4周期壓縮存儲到ROM中,在外部時鐘頻率為50 MHz,實現(xiàn)了正弦信號源的設(shè)計,同時,實現(xiàn)三角波、鋸齒波、矩形脈沖及2-ASK、2-PSK和2-FSK等數(shù)字調(diào)制信號,系統(tǒng)還具有掃頻、指定波形次數(shù)等功能。仿真結(jié)果表明,信號源精度高,頻率調(diào)整步進可達0.034 92 Hz,頻率范圍為0.034 92 Hz~9.375 MHz,制作成本低,功能豐富。
  • 關(guān)鍵字: DDFS  FPGA  高精度  信號源    

基于FPGA的DDFS與DDWS兩種實現(xiàn)方式

  • DDS(DirectDigitalFreqiaencySynthesizers)廣泛應(yīng)用于雷達系統(tǒng)、數(shù)字通信、電子對抗、電子測量等民...
  • 關(guān)鍵字: DDFS  DDWS  FPGA  

基于CycloneII系列FPGA的DDFS信號源實現(xiàn)

  • 0 引言
    在電子信息領(lǐng)域,函數(shù)發(fā)生器(信號源)是通用的設(shè)備。近年來電子信息技術(shù)的飛速發(fā)展,使得各領(lǐng)域?qū)π盘栐吹囊笤诓粩嗵岣摺2坏笃漕l率穩(wěn)定度和準確度高,要求頻率改變的方便性,而且還要求可以產(chǎn)生
  • 關(guān)鍵字: CycloneII  FPGA  DDFS  信號源    

基于單片機、EDA技術(shù)的波形發(fā)生器的設(shè)計

  •  該波形發(fā)生器以單片機(MCS8031)為中心控制單元,由鍵盤輸入模塊、數(shù)碼管顯示模塊、D/A波形發(fā)生模塊、幅值調(diào)整模塊組成。采用DDFS技術(shù),先將要求的波形數(shù)據(jù)存儲于EEPROM中,這樣可以保證掉電以后波形數(shù)據(jù)不丟失?!?/li>
  • 關(guān)鍵字: 發(fā)生器  設(shè)計  波形  技術(shù)  單片機  EDA  基于  單片機  EDA技  DDFS  波形發(fā)生  FPGA  VHDL  
共9條 1/1 1

ddfs介紹

您好,目前還沒有人創(chuàng)建詞條ddfs!
歡迎您創(chuàng)建該詞條,闡述對ddfs的理解,并與今后在此搜索ddfs的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473