首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> latticeecp3

萊迪思推出適用于SERDES 和視頻時鐘分配的開發(fā)平臺

  •   萊迪思半導體公司今日發(fā)布ispClock 5400D 可編程時鐘器件的評估板,價格為169美元。這款新的評估板是適用于ispClock5400D差分時鐘分配器件的評估和設(shè)計的易于使用的開發(fā)平臺。該款評估板還可以用于查看5400D器件的性能和在系統(tǒng)編程,或者用作LatticeECP3™ FPGA串行協(xié)議或視頻協(xié)議評估板的副板或時鐘源。   通常,只有帶有LVDS或LVPECL接口的價格昂貴的振蕩器才可用作FPGA SERDES接口應用的參考時鐘源。而現(xiàn)在ispClock5400D器件提供超
  • 關(guān)鍵字: 萊迪思  開發(fā)平臺  LatticeECP3  
共1條 1/1 1

latticeecp3介紹

您好,目前還沒有人創(chuàng)建詞條latticeecp3!
歡迎您創(chuàng)建該詞條,闡述對latticeecp3的理解,并與今后在此搜索latticeecp3的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473