首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga ip

解析FPGA設(shè)計(jì)流程及其布線資源

  • FPGA/CPLD的設(shè)計(jì)流程 1、電路設(shè)計(jì)與輸入 電路設(shè)計(jì)與輸入是指通過(guò)某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的設(shè)計(jì)方法有硬件描述語(yǔ)言(HDL)和原理圖設(shè)計(jì)輸入方法等。原理圖設(shè)計(jì)輸入法在早期應(yīng)用得比
  • 關(guān)鍵字: FPGA  設(shè)計(jì)流程  布線  資源    

基于ARM+FPGA的運(yùn)動(dòng)控制器設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:本文以微控制器AT91RM9200 和EP1C6Q240C8 為核心,對(duì)工業(yè)CT 機(jī)的運(yùn)動(dòng)控制器進(jìn)行了設(shè)計(jì),從硬件和軟件兩個(gè)方 ...
  • 關(guān)鍵字: ARM  FPGA  運(yùn)動(dòng)控制器  

基于ARM/FPGA的高速同步數(shù)據(jù)采集方案

  •   大多數(shù)的勘探、觀測(cè)工作都是在嚴(yán)苛的環(huán)境中進(jìn)行的,對(duì)數(shù)據(jù)的準(zhǔn)確性、實(shí)時(shí)性都有著較高的要求,并且大多情況 ...
  • 關(guān)鍵字: ARM  FPGA  同步數(shù)據(jù)采集  

后發(fā)者如何制人?Altera與ARM戰(zhàn)略合作細(xì)節(jié)公布

  •   2012年12月13日,Altera聯(lián)合ARM召開(kāi)發(fā)布會(huì),共同宣布發(fā)售其首款28nm FPGA SoC器件,包含雙核ARM Cortex-A9 800MHz處理器,此時(shí),賽靈思的類(lèi)似產(chǎn)品Zynq已經(jīng)發(fā)售一年有余。   客觀來(lái)說(shuō),Altera的SoC產(chǎn)品進(jìn)展比賽靈思緩慢許多,2010年,賽靈思就放出了與ARM合作開(kāi)發(fā)下一代SoC器件的消息,而與之對(duì)應(yīng)的Altera只是公布了與MIPS的合作藍(lán)圖,又聯(lián)合Intel宣布X86與FPGA的融合技術(shù),直到2011年年中,Altera與ARM的合作計(jì)劃才姍姍來(lái)遲
  • 關(guān)鍵字: Altera  FPGA  

NI推出軟件定義的無(wú)線電模塊用于最先進(jìn)的5G無(wú)線研究

  • 美國(guó)國(guó)家儀器公司(National Instruments, 簡(jiǎn)稱(chēng) NI)近日發(fā)布用于NI FlexRIO的NI 5791射頻收發(fā)儀適配器模塊,目前多個(gè)機(jī)構(gòu)都在使用該收發(fā)儀進(jìn)行5G技術(shù)最前沿的項(xiàng)目研究。 該模塊搭配N(xiāo)I FlexRIO FPGA,用于實(shí)時(shí)、用戶(hù)設(shè)計(jì)的處理,形成了一個(gè)強(qiáng)大的SDR解決方案。
  • 關(guān)鍵字: NI  FPGA  軟件  

基于FPGA的數(shù)字秒表設(shè)計(jì)與仿真

  • 基于FPGA的數(shù)字秒表設(shè)計(jì)與仿真,數(shù)字集成電路作為當(dāng)今信息時(shí)代的基石,不僅在信息處理、工業(yè)控制等生產(chǎn)領(lǐng)域得到普及應(yīng)用,并且在人們的日常生活中也是隨處可見(jiàn),極大的改變了人們的生活方式。面對(duì)如此巨大的市場(chǎng),要求數(shù)字集成電路的設(shè)計(jì)周期盡可能
  • 關(guān)鍵字: 仿真  設(shè)計(jì)  數(shù)字秒表  FPGA  基于  

Adaboost算法的FPGA實(shí)現(xiàn)與性能分析

  • 引言  Adaboost 算法是Freund 和Schapire 于1995 年提出的,全稱(chēng)為Adaptive Boosting。它是 Boosting 算法的改進(jìn),意為該算法通過(guò)機(jī)器訓(xùn)練與學(xué)習(xí)不斷自適應(yīng)地調(diào)整假設(shè)的錯(cuò)誤率,這 種靈活性使得Adaboost 算法很容易
  • 關(guān)鍵字: Adaboost  FPGA  算法  性能分析    

基于FPGA的空間電場(chǎng)信號(hào)采集系統(tǒng)設(shè)計(jì)

  • 提出一種基于FPGA的空間電場(chǎng)信號(hào)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì)方案,F(xiàn)PGA為主控制器控制A/D采樣和同步422發(fā)送。X,Y,Z三個(gè)方向的空間電場(chǎng)信號(hào)經(jīng)過(guò)信號(hào)處理和A/D采樣,在FPGA片內(nèi)濾波劃分為不同的頻段,通過(guò)同步422接口發(fā)送到后續(xù)設(shè)備。該系統(tǒng)性能可靠穩(wěn)定,致力于應(yīng)用在探空火箭有效載荷——箭載電場(chǎng)儀上,對(duì)其他電場(chǎng)信號(hào)采集與處理系統(tǒng)也有一定的應(yīng)用價(jià)值。
  • 關(guān)鍵字: FPGA  空間電場(chǎng)信號(hào)  采集  系統(tǒng)設(shè)計(jì)    

基于FPGA的雙向多路信號(hào)光纖傳輸組件設(shè)計(jì)

  • 多路信號(hào)的光纖傳輸在新型產(chǎn)品的研制中得到了越來(lái)越廣泛的應(yīng)用,文章首先介紹了基于FPGA的雙向多路信號(hào)光纖傳輸組件的工作原理,在此基礎(chǔ)上設(shè)計(jì)了光纖傳輸組件的硬件結(jié)構(gòu)和基于FPGA的軟件結(jié)構(gòu),設(shè)計(jì)了光驅(qū)動(dòng)電路和光接收電路,最后通過(guò)實(shí)驗(yàn)驗(yàn)證了雙向多路信號(hào)光纖傳輸組件設(shè)計(jì)的正確性。
  • 關(guān)鍵字: FPGA  多路信號(hào)  光纖傳輸    

IP需要長(zhǎng)期戰(zhàn)略投入

  • 第一大IP廠商ARM如日中天,讓人艷羨。實(shí)際上,十幾年來(lái),出現(xiàn)過(guò)眾多處理器IP廠商,結(jié)局很多是被收購(gòu)或倒閉,做IP的個(gè)中滋味可見(jiàn)一斑! ? 近日,全球第二大IP廠商Synopsys對(duì)《電子產(chǎn)品世界》編輯說(shuō),Synopsys IP業(yè)務(wù)的增速過(guò)去幾年都是百分之二十、三十的增長(zhǎng),而Synopsys的最大業(yè)務(wù)——EDA工具只是10%的增長(zhǎng)。 ? 但I(xiàn)P領(lǐng)域從1992年開(kāi)始做,該部門(mén)過(guò)去一直賠錢(qián),前幾年部門(mén)核算時(shí)才有一定利潤(rùn),這個(gè)是需要持續(xù)強(qiáng)勢(shì)投入的。 &nbs
  • 關(guān)鍵字: Synopsys  EDA  IP  

基于FPGA的微電網(wǎng)并網(wǎng)控制器的設(shè)計(jì)與實(shí)現(xiàn)

  • 針對(duì)微電網(wǎng)與大電網(wǎng)能量交互的問(wèn)題,設(shè)計(jì)了一種基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)實(shí)現(xiàn)的微電網(wǎng)并網(wǎng)控制器。該并網(wǎng)控制器以ADS7864芯片為核心實(shí)現(xiàn)數(shù)據(jù)的的同步采樣;同時(shí),根據(jù)鎖相原理,研究了一種改進(jìn)的基于同步空間坐標(biāo)變換的鎖相控制算法,給出了鎖相環(huán)模塊中濾波器和PI調(diào)節(jié)器參數(shù)的設(shè)汁方法。通過(guò)Matlab/Simulink仿真分析驗(yàn)證了鎖相環(huán)的有效性,最后研制出基于FPGA實(shí)現(xiàn)的并網(wǎng)控制器并應(yīng)用于微電網(wǎng)實(shí)驗(yàn)平臺(tái)。實(shí)驗(yàn)表明該控制器能實(shí)現(xiàn)快速準(zhǔn)確的數(shù)據(jù)采集和鎖相控制,從而實(shí)現(xiàn)微電網(wǎng)的平滑并網(wǎng)。
  • 關(guān)鍵字: FPGA  微電網(wǎng)  并網(wǎng)  控制器    

基于OpenBus系統(tǒng)的FPGA嵌入式設(shè)計(jì)與實(shí)現(xiàn)

  • 隨著FPGA技術(shù)的發(fā)展,F(xiàn)PGA設(shè)計(jì)已不再只是硬件電路的設(shè)計(jì),而是包含處理器、外國(guó)組件和接口邏輯在內(nèi)的完整數(shù)字系統(tǒng),同時(shí)在處理器中編程完成嵌入式代碼的FPGA“軟”設(shè)計(jì)。與傳統(tǒng)的主要基于硬件描述語(yǔ)言進(jìn)行FPGA設(shè)計(jì)井發(fā)不同,本文在電路設(shè)計(jì)軟件Altium Desi gner開(kāi)發(fā)環(huán)境下,結(jié)合Xilinx公司的ISE設(shè)計(jì)軟件,在Altium Designer的創(chuàng)新電子設(shè)計(jì)平臺(tái)NanoBoard 3000上,設(shè)計(jì)實(shí)現(xiàn)了基于Altium Designer特有的系統(tǒng)級(jí)設(shè)計(jì)方法OpenBus系
  • 關(guān)鍵字: OpenBus  FPGA  系統(tǒng)  嵌入式設(shè)計(jì)    

基于DSP和FPGA的汽車(chē)防撞高速數(shù)據(jù)采集系統(tǒng)

  • 隨著信息技術(shù)的不斷發(fā)展,數(shù)據(jù)采集技術(shù)已成為重要的現(xiàn)代化的工具,并且其應(yīng)用范圍也在不斷擴(kuò)大,在通信、雷達(dá)、醫(yī)療、遙測(cè)遙感等領(lǐng)域得到了廣泛的應(yīng)用。本文為了汽車(chē)防撞報(bào)警設(shè)備高速信號(hào)處理的目的,采用了DSP和FPGA處理器加上相關(guān)算法,實(shí)現(xiàn)了對(duì)激光雷達(dá)回波信號(hào)能夠高速的采集和處理。
  • 關(guān)鍵字: FPGA  DSP  汽車(chē)防撞  高速數(shù)據(jù)    

基于FPGA的模糊PID控制器設(shè)計(jì)

  • 針對(duì)實(shí)現(xiàn)傳統(tǒng)模糊PID控制器時(shí),需要建立比例、積分和微分三個(gè)模糊控制器,存在模糊規(guī)則較繁雜、運(yùn)算量大、速度慢等問(wèn)題,提出了以PD模糊控制器代替P1模糊控制器,采用兩個(gè)PD模糊控制器,并引入FPGA技術(shù),實(shí)現(xiàn)模糊PID控制器。通過(guò)QuartusⅡ和Matlab聯(lián)合仿真,比較了基于FBC和SBC實(shí)現(xiàn)的模糊PID控制器的控制效果,驗(yàn)證了設(shè)計(jì)方案的正確性和可行性。
  • 關(guān)鍵字: 模糊PID  控制器  FPGA:QuartusⅡ  Matlab  

基于SOPC 的觸控屏控制器IP核設(shè)計(jì)

  • 可編程片上系統(tǒng)(SOPC)是一種特殊的嵌入式系統(tǒng),它設(shè)計(jì)方式靈活,具備軟硬件在系統(tǒng)可編程功能。SOPC 在設(shè)計(jì)上以集成電路IP 核為基礎(chǔ),而自行開(kāi)發(fā)的SOPC IP 核,根據(jù)實(shí)際硬件資源和功能任務(wù)需求來(lái)定制顯示控制功能,
  • 關(guān)鍵字: 設(shè)計(jì)  IP  控制器  SOPC  基于  
共7088條 211/473 |‹ « 209 210 211 212 213 214 215 216 217 218 » ›|

fpga ip介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473