fpga:quartusⅡ 文章 進(jìn)入fpga:quartusⅡ技術(shù)社區(qū)
LOGi FPGA 開發(fā)板:可在樹莓派和Beaglebone上開發(fā)FPGA
- 最近在Kickstarter網(wǎng)站上,Valent F(x)團(tuán)隊正在為LOGi FPGA開發(fā)板的生產(chǎn)籌備資金。LOGi 是fpga開發(fā)與arm平臺的結(jié)合。Valent F(x)團(tuán)隊開發(fā)了可以支持樹莓派和Beaglebone上開發(fā)的FPGA開發(fā)板,LOGi系列。它讓FPGA開發(fā)
- 關(guān)鍵字: FPGA 樹莓派 Beaglebone FPGA IP
GPS C/A碼發(fā)生器的仿真研究與FPGA設(shè)計
- 摘要:全球定位系統(tǒng)(Global Positioning System,GPS)能夠向全球范圍內(nèi)的用戶提供全天候的高精度導(dǎo)航、定位和授時服務(wù),在軍用和民用領(lǐng)域得到了廣泛的應(yīng)用。以GPS系統(tǒng)的測距碼粗碼C/A碼為研究對象,在深入研究C/A碼
- 關(guān)鍵字: 全球定位系統(tǒng) FPGA C/A碼 Matlab
FPGA自動加載系統(tǒng)設(shè)計實現(xiàn)
- 摘要:針對FPGA可以在每次上電時自動獲取配置文件的需求,提出了一種由USB芯片和FLASH芯片、CPLD組成的可對FPGA上電后自動加載的系統(tǒng)。該系統(tǒng)可以通過USB芯片和CPLD將PC中的FPGA配置文件寫入FLASH芯片,并且在CPLD的
- 關(guān)鍵字: PS模式加載 FPGA FLASH芯片 自動加載系統(tǒng)
基于FPGA的RS碼譯碼器的設(shè)計
- 摘要:介紹了符合CCSDS標(biāo)準(zhǔn)的RS(255,223)碼譯碼器的硬件實現(xiàn)結(jié)構(gòu)。譯碼器采用8位并行時域譯碼算法,主要包括了修正后的無逆BM迭代譯碼算法,錢搜索算法和Forney算法。采用了三級流水線結(jié)構(gòu)實現(xiàn),減小了譯碼器的時延
- 關(guān)鍵字: RS碼 FPGA 譯碼器 有限域 改進(jìn)的BM算法
基于SOPC的射頻卡實時消費記錄系統(tǒng)設(shè)計
- 基于使用戶刷卡消費的數(shù)據(jù)可進(jìn)行采集存儲的目的,采用了在FPGA平臺上設(shè)計一種射頻卡實時消費記錄系統(tǒng)的方法。該系統(tǒng)采用了FATFS文件系統(tǒng),可將用戶數(shù)據(jù)及時保存到SD卡之中。通過對軟硬件模塊和上位機(jī)的設(shè)計,采用FPGA為開發(fā)平臺,對用戶刷卡消費的記錄寫入到SD卡中。利用SD卡的移動性,可方便地實現(xiàn)與計算機(jī)的數(shù)據(jù)交換,達(dá)到數(shù)據(jù)分析的目的。此法便于客戶對消費記錄的核對,具有實際商業(yè)價值。
- 關(guān)鍵字: FPGA NIOS II FM1702SL SD 文件系統(tǒng)
基于FPGA的多軸控制器設(shè)計
- 介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時控制多路電機(jī)的運動。利用Verilog HDL硬件描述語言在FPGA中實現(xiàn)了電機(jī)控制邏輯,主要包括脈沖控制信號產(chǎn)生、加減速控制、編碼器反饋信號的辨向和細(xì)分、絕對位移記錄、限位信號保護(hù)邏輯等。論文中給出了FPGA內(nèi)部一些核心邏輯單元的實現(xiàn),并利用QuartusⅡ、Modelsim SE軟件對關(guān)鍵邏輯及時序進(jìn)行了仿真。實際使用表明該控制器可以很好控制多軸電機(jī)的運動,并且能
- 關(guān)鍵字: VerilogHDL FPGA 多軸控制器 編碼器 四細(xì)分
基于FPGA的石油測井控制系統(tǒng)
- 針對石油測井儀器須將地下傳感器發(fā)送的不同數(shù)量級信號進(jìn)行識別并恢復(fù)原始數(shù)值,從而方便地面分析地下情況,本文介紹了一種基于FPGA和DSP的石油測井控制系統(tǒng)的軟硬件設(shè)計與實現(xiàn)的新方法,采用FPGA芯片EP1C6T144C8進(jìn)行主要時序控制,DSP做算法運算,不依靠GPIO而用數(shù)據(jù)總線來控制放大模式位。調(diào)試以及現(xiàn)場試驗結(jié)果表明,該系統(tǒng)能夠準(zhǔn)確的實現(xiàn)對整支測井儀器的控制,并且恢復(fù)原始數(shù)據(jù)。
- 關(guān)鍵字: EP1C6T144C8 數(shù)據(jù)總線 FPGA DSP GPIO
基于FPGA和DDS的數(shù)字調(diào)制信號發(fā)生器設(shè)計與實現(xiàn)
- 為了提高數(shù)字調(diào)制信號發(fā)生器的頻率準(zhǔn)確度和穩(wěn)定度,并使其相關(guān)技術(shù)參數(shù)靈活可調(diào),提出了基于FPGA和DDS技術(shù)的數(shù)字調(diào)制信號發(fā)生器設(shè)計方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ3個工具軟件,進(jìn)行基本DDS建模,然后在DDS模塊的基礎(chǔ)上,通過單片機(jī)等電路組成的控制單元的邏輯控制作用,根據(jù)通信系統(tǒng)中數(shù)字調(diào)制方式的基本原理,設(shè)計并實現(xiàn)了數(shù)字調(diào)制信號發(fā)生器,從而實現(xiàn)二進(jìn)制頻移鍵控(2FSK)、二進(jìn)制相移鍵控(2PSK)和二進(jìn)制幅移鍵控(2ASK)3種基本的二進(jìn)制數(shù)字調(diào)制。所得
- 關(guān)鍵字: 數(shù)字調(diào)制信號 直接數(shù)字頻率合成器 FPGA DSP Builder
基于DSP的頻率特性分析儀設(shè)計
- 頻率特性分析儀可以對被測網(wǎng)絡(luò)的頻率特性進(jìn)行快速的動態(tài)測量,得出被測網(wǎng)絡(luò)傳輸特性,并將測量結(jié)果以數(shù)據(jù)或圖形的形式實時顯示。傳統(tǒng)的掃頻儀大多結(jié)構(gòu)復(fù)雜、體積龐大、價格昂貴且操作復(fù)雜。因此,具有低成本、數(shù)字化
- 關(guān)鍵字: 直接數(shù)字頻率合成 數(shù)字信號處理器 FPGA 頻率特性測試
fpga:quartusⅡ介紹
您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473