首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-ask

FPGA技術協(xié)助嵌入式系統(tǒng)競逐于機器學習之路

  • FPGA技術協(xié)助嵌入式系統(tǒng)競逐于機器學習之路-機器學習技術是人工智能的一個重要科學發(fā)展,透過在經(jīng)驗學習中改善具體算法的效能,而且用來訓練的數(shù)據(jù)越多,所學習出來的結果越好,為了處理分析大量圖像或是語音等辨識的機器學習算法數(shù)據(jù),需要采用GPU芯片所打造的高速平行運算處理的類神經(jīng)網(wǎng)絡超級計算機,利用諸如Tensorflow、Caffe等深度學習框架(Framework)等工具,來發(fā)展有效的算法。
  • 關鍵字: FPGA  嵌入式  人工智能  

合理使用JTAG和IMPACT幫助你調試FPGA不能啟動的問題

  • 合理使用JTAG和IMPACT幫助你調試FPGA不能啟動的問題-本來想著把GTX后面兩篇博文找時間寫了,但是最近實在是忙,一直在搭圖像處理的AXI框架和整FPGA-DSP雙平臺的板子,下面先和大家分享一下調試心得。
  • 關鍵字: JTAG  MPACT  FPGA  

手把手教你FPGA與RT以及Host端通信

  • 手把手教你FPGA與RT以及Host端通信-在ECM中,會涉及到FPGA、RT以及主機,那么三者之間是如何進行數(shù)據(jù)流的傳輸呢?本文將以cRIO-9068為例,帶大家了解整個編程以及實現(xiàn)過程。
  • 關鍵字: FPGA  Host  Real-Time  

基于FPGA硬件加速的BittWare StreamSleuth對抗100Gbps

  • 基于FPGA硬件加速的BittWare StreamSleuth對抗100Gbps-在過去的三十年中,以太網(wǎng)已經(jīng)發(fā)展成為所有行業(yè)的統(tǒng)一通信基礎架構。每天都有超過三百萬的以太網(wǎng)端口在部署,覆蓋從FE到100GbE的所有速度。
  • 關鍵字: FPGA  以太網(wǎng)  

AWS獨家詳述FPGA基本原理和市場發(fā)展

  • AWS獨家詳述FPGA基本原理和市場發(fā)展-在2016年底一年快要結束的時候,AWS(亞馬遜網(wǎng)絡服務)宣布通過借助云傳輸模型可以采用Xilinx高端FPGA器件了,首次以開發(fā)者的角度而不是擴展高層次工具來幫助潛在的用戶學習和體驗FPGA的加速效果。
  • 關鍵字: AWS  FPGA  

FPGA的過去,現(xiàn)在和未來

  • FPGA的過去,現(xiàn)在和未來-自Xilinx在1984年創(chuàng)造出FPGA以來,這種可編程邏輯器件憑借性能、上市時間、成本、穩(wěn)定性和長期維護方面的優(yōu)勢,在通信、醫(yī)療、工控和安防等領域占有一席之地,在過去幾年也有極高的增長率。而進入了最近兩年,由于云計算、高性能計算和人工智能的繁榮,擁有先天優(yōu)勢的FPGA的關注度更是到達了前所未有的高度。本文從基礎出發(fā)談及FPGA的過去、現(xiàn)在與未來。
  • 關鍵字: fpga  xilinx  英特爾  

FPGA基于CORDIC算法的求平方實現(xiàn)

  • FPGA基于CORDIC算法的求平方實現(xiàn)-CORDIC是在沒有專用乘法器(最小化門數(shù)量)情況下,一組完成特定功能的算法,包括平方、超越、Log、sin/cos/artan。原理為連續(xù)的旋轉一個較小的角度,以一定精度逼近想要的角度。
  • 關鍵字: FPGA  CORDIC  

時序分析中的一些基本概念

  • 時序分析中的一些基本概念-時序分析時FPGA設計中永恒的話題,也是FPGA開發(fā)人員設計進階的必由之路。慢慢來,先介紹時序分析中的一些基本概念。
  • 關鍵字: FPGA  時序分析  周期抖動  

使用VIVADO對7系列FPGA的高效設計心得

  • 使用VIVADO對7系列FPGA的高效設計心得-隨著xilinx公司進入20nm工藝,以堆疊的方式在可編程領域一路高歌猛進,與其配套的EDA工具——新一代高端FPGA設計軟件VIVADO也備受關注和飽受爭議。
  • 關鍵字: FPGA  VIVADO  賽靈思  

Board從入門到精通系列(六)

  • Board從入門到精通系列(六)-由于更新了開發(fā)工具,所以本篇博客有必要重復前面的內容,今天首先演示如何利用Vivado開發(fā)純邏輯工程,即只在PL上進行開發(fā)。
  • 關鍵字: FPGA  Vivado  OpenRISC  

ZYNQ器件的啟動配置方法

  • ZYNQ器件的啟動配置方法-無任是用CPU作為系統(tǒng)的主要器件,還是用FPGA作為系統(tǒng)的主要器件,系統(tǒng)設計中首先要考慮到的問題就是處理器的啟動加載問題。
  • 關鍵字: FPGA  XILINX  賽靈思  

Board從入門到精通(五):軟硬件協(xié)同設計

  • Board從入門到精通(五):軟硬件協(xié)同設計-Zynq最大的優(yōu)勢在于,同時具備軟件、硬件、IO可編程,即All Programmable。在設計Zynq過程中,同樣要建立一種意識,就是從原來單純的軟件思維(或單純的硬件思維)中解脫,轉向軟硬件協(xié)同設計的開發(fā)方法。
  • 關鍵字: Board  Zynq  FPGA  

FPGA開發(fā)基本流程

  • FPGA開發(fā)基本流程-FPGA是可編程芯片,因此FPGA的設計方法包括硬件設計和軟件設計兩部分。硬件包括FPGA芯片電路、 存儲器、輸入輸出接口電路以及其他設備,軟件即是相應的HDL程序以及最新才流行的嵌入式C程序。
  • 關鍵字: FPGA  微電子  SOC  

從可編程器件發(fā)展看FPGA未來趨勢

  • 從可編程器件發(fā)展看FPGA未來趨勢-可編程邏輯器件的發(fā)展歷史可編程邏輯器件的發(fā)展可以劃分為4個階段,即從20世紀70年代初到70年代中為第1段,20世紀70年代中到80年代中為第2階段,20世紀80年代到90年代末為第3階段,20世紀90年代末到目前為第4階段。
  • 關鍵字: FPGA  可編程器件  賽靈思  

底層內嵌功能單元與軟核、硬核以及固核

  • 底層內嵌功能單元與軟核、硬核以及固核-內嵌功能模塊主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP 等軟處理核(Soft Core)?,F(xiàn)在越來越豐富的內嵌功能單元,使得單片F(xiàn)PGA 成為了系統(tǒng)級的設計工具,使其具備了軟硬件聯(lián)合設計的能力,逐步向SOC 平臺過渡。
  • 關鍵字: FPGA  賽靈思  DLL  
共6376條 53/426 |‹ « 51 52 53 54 55 56 57 58 59 60 » ›|

fpga-ask介紹

您好,目前還沒有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473