首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> ip核

基于Nios II的多生理參數處理系統(tǒng)的設計

  •   隨著醫(yī)療儀器設備向智能化、微型化、系列化、數字化和多功能方向的發(fā)展,醫(yī)療設備中邏輯控制器件也由采用中、小規(guī)模的集成芯片發(fā)展到應用現場可編程門陣列FPGA(Field Programmable Gate Array)。使用FPGA器件可以大大縮短醫(yī)療設備的研制周期,減少開發(fā)成本,同時還可以很方便地對設計進行在線修改,因此FPGA在醫(yī)療設備中有很廣泛的應用[1]。   本文主要搭建一個多生理參數測量系統(tǒng)的數據處理平臺,在FPGA中嵌入一個32位Nios II軟核處理器,用于控制數據的傳輸、存儲及顯示。主
  • 關鍵字: Nios  多生理參數處理  FPGA  傳感器  VGA  IP核  SoPC  

80C51原始IP核內部RAM的擴展方案

  •   引 言   80C51系列單片機是一類經典的8位微處理器,其設計方法和體系結構一直是其他各類單片機設計的參考典范,自從20世紀80年代面世以后,得到了極大的發(fā)展與應用。直到今天,市場上還有一大部分單片機應用成品將其作為處理核心。基于80C51系列單片機無知識產權保護、市場應用廣泛等優(yōu)點,對其進行功能拓展,既有利于經濟上節(jié)約成本,也有利于成果的推廣使用。而隨著單片機應用日趨復雜化,傳統(tǒng)的51系列單片機在設計上的不足逐漸顯現出來。如在現有128字節(jié)內部RAM基礎上,處理一些比較復雜的算法就顯不足。鑒于此
  • 關鍵字: RAM  單片機  微處理器  IP核  仿真測試  

全功能硬件掃描鍵盤控制器IP核的實現

  •   IP(Intellectual Property),即常說的知識產權。在PLD領域中,IP核是指將數字系統(tǒng)中常用但比較復雜的一些功能塊設計成參數可調并以HDL源文件或加密網表形式存在的可供其他用戶直接調用的軟件模塊。由于已經過嚴格的測試和優(yōu)化,使用IP核可以顯著減小設計和調試時間,提高開發(fā)效率,降低產品成本。本文以一款結構經參數化的全功能硬件掃描鍵盤控制器的開發(fā)為例,闡述IP核設計的一般方法與步驟。   1 設計的意義與可行性   鍵盤是計算機系統(tǒng)中最常用的人機交互輸入設備。在嵌入式系統(tǒng)中,用R+
  • 關鍵字: 掃描鍵盤,IP核  

基于FPGA的UART IP核設計與實現

  • 本文設計了一種基于FPGA的UART核,該核符合串行通信協(xié)議,具有模塊化、兼容性和可配置性,適合于SoC應用。
  • 關鍵字: FPGA  UART  IP核    

開放性32位RISC處理器IP核的比較與分析

  •   引言   隨著VLSI設計技術和深亞微米制造技術的飛速發(fā)展, SOC (System on Chip ) 技術逐漸成為了集成電路設計的主流技術。SOC 已經在便攜式手持設備、無線網絡終端和多媒體娛樂設備等領域得到了廣泛的應用。   高性能的處理器核是SOC設計中最為關鍵和核心的部分。絕大多數SOC 的處理器都采用了RISC體系結構。RISC 處理器具有指令效率高、電路面積小和功率消耗低等特點, 滿足了SOC 高性能、低成本和低功耗的設計要求。目前在SOC 設計中廣泛使用的32bit RISC 處理
  • 關鍵字: 內核 RISC 處理器 IP核   

MCS-51單片機串行口IP核的實現

  •   1 引言   隨著集成電路的深亞微米制造技術和eda技術的迅猛發(fā)展,芯片的密度和復雜度不斷提高,復用以前的設計模塊用于asic芯片和在一塊芯片上實現嵌入式系統(tǒng)的功能形成所謂的片上可編程系統(tǒng)( system on programmable chip,sopc) 已成為一種發(fā)展的新趨勢。ip core(知識產權核) 設計的重用性以及sopc 技術的出現,以其設計的靈活性大大縮短了產品的設計周期,減少了設計成本,降低了設計風險,加快了產品的上市速度。本文中介紹的串行口控制器是一種功能和通信協(xié)議與MCS-5
  • 關鍵字: MCS-51  串行口  IP核  MCU和嵌入式微處理器  

變參數RS編碼器IP核的設計與實現

  •   引言   數字信號在傳輸過程中可能受到各種干擾及信道傳輸特性不理想的影響而使信號發(fā)生錯誤, 從而接收到錯誤的信息。為了實現數字系統(tǒng)在傳輸過程中的可靠性, 幾乎所有的現代通信系統(tǒng)都把糾錯編碼作為一個基本組成部分。Reed-So lomon (RS)碼是目前最有效、應用最廣的差錯控制編碼之一,是一類具有很強糾錯能力的多進制BCH 碼, 它既可以糾正突發(fā)錯誤, 也可以糾正隨機錯誤。RS 碼主要應用于實時性較高的移動通信系統(tǒng)、深空通信、數字衛(wèi)星電視、磁記錄系統(tǒng)等方面。   目前對RS 編碼器的設計主要局限
  • 關鍵字: 數字信號  編碼器  IP核  通信基礎  

基于SOPC的視頻編解碼IP核的設計

  • 摘  要:本論文介紹視頻編解碼IP核在SOPC中的設計,用Verliog HDL實現其各個功能子模塊,全部調試仿真通過合并成一個模塊,實現了視頻信號的采集,分配,存儲以及色度空間的轉換。整個模塊都通過仿真實現與驗證,很好的達到了系統(tǒng)的要求。關鍵字:SOPC;視頻編解碼;IP核;Verilog HDL  引言 基于Nios II軟核的SOPC是Altera公司提出的片上可編程系統(tǒng)解決方案,它將CPU、存儲器、I/O接口、DSP模塊以及鎖相環(huán)的系統(tǒng)設
  • 關鍵字: 嵌入式系統(tǒng)  單片機  SOPC  頻編解碼  SOPC  視頻編解碼  IP核  Verilog  HDL  

IP核在SoC設計中的接口技術

  • 引言   隨著半導體技術的發(fā)展,深亞微米工藝加工技術允許開發(fā)上百萬門級的單芯片,已能夠將系統(tǒng)級設計集成到單個芯片中即實現片上系統(tǒng)SoC。IP核的復用是SoC設計的關鍵,但困難在于缺乏IP核與系統(tǒng)的接口標準,因此,開發(fā)統(tǒng)一的IP核接口標準對提高IP核的復用意義重大。本文簡單介紹IP核概念,然后從接口標準的角度討論在SoC設計中提高IP核的復用度,從而簡化系統(tǒng)設計和驗證的方法,主要討論OCP(開放核協(xié)議)。   OCP簡介   基于IP核復用技術的SoC設計使芯片的設計從以硬件為中心轉向以軟件為中心,
  • 關鍵字: 通訊  無線  網絡  IP核  SoC  接口  無線  通信  

IP核:中國芯片設計業(yè)的機遇

  •     利用商業(yè)化IP來設計大規(guī)模的復雜系統(tǒng)是中國芯片設計業(yè)實現跨越式發(fā)展的一種機遇。     利用商業(yè)化IP(硅知識產權)來設計大規(guī)模的復雜系統(tǒng)是中國芯片設計業(yè)實現跨越式發(fā)展的一種機遇。原因有四點。   第一,IP核交易成為IC設計企業(yè)加快產品研發(fā)進程、提升產品質量的捷徑;第二,IP重用技術前景廣闊,受到IC設計企業(yè)的重視;第三,IP核已經成為IC設計企業(yè)的一種重要的知識產權;第四,我國擁有眾多的代工廠,為推廣國家IP核標準和復用提供了資源保證。   我
  • 關鍵字: 通訊  無線  網絡  IP核  中國芯片  

Nios SoC系統(tǒng)中的BCH編解碼IP核的設計

  •    引 言   循環(huán)碼是最重要的一類線性分組糾錯碼,而BCH碼又是目前發(fā)現的性能很好且應用廣泛的循環(huán)碼,它具有嚴格的代數理論,對它的理論研究也非常透徹。BCH碼的實現途徑有軟件和硬件兩種。軟件實現方法靈活性強且較易實現,但硬件實現方法的工作速度快,在高數據速率和長幀應用場合時具有優(yōu)勢。FPGA(現場可編程門陣列)為DSP算法的硬件實現提供了很好的平臺,但如果單獨使用一片FPGA實現BCH編解碼,對成本、功耗和交互速度都不利。最新的SoC(片上系統(tǒng))設計方法可以很好地解決這個問題。
  • 關鍵字: 嵌入式系統(tǒng)  單片機  Nios  SoC  BCH編解碼  IP核  

基于VHDL語言的IP核驗證

  • 引言 在IC(integrated circuit.集成電路)發(fā)展到超大規(guī)模階段的今天,基于IP(Intellectual Property,知識產權)核的IC設計及其再利用是保證SoC(system onchip,片上系統(tǒng))開發(fā)效率和質量的重要手段。如果能對IP核進行驗證、測試和集成.就可以加速SoC的設計,而這需要從以下5個方面進行考慮。 代碼純化.指在代碼設計中及完成后進行自定義的、IEEE標準的、設計重用的、可綜合性和可測試性等方面的規(guī)則檢查; 
  • 關鍵字: IP核  VHDL語言  單片機  嵌入式系統(tǒng)  驗證  

嵌入聲紋特征的個人證件識讀器

  • 摘   要:在現今的電子產品開發(fā)領域中,基于FPGA的SOPC占有極其重要的地位。本文介紹了基于SOPC、嵌入生物特征的個人證件識讀器設計。其中,生物特征主要以聲紋特征為目標,將其嵌入到二維條形碼中,再打印條碼到個人證件上,用于個人證件的防偽驗證。本設計采用Altera公司的FPGA軟核處理器以及通用IP核實現系統(tǒng)的集成化,并且用C2H工具對軟件算法的瓶頸進行硬件加速處理,系統(tǒng)性能得到了明顯提高。關鍵詞: SOPC;IP核;二維條形碼;C2H 引言SOPC可編程片上系統(tǒng)是一種獨特的嵌
  • 關鍵字: C2H  IP核  SOPC  二維條形碼  消費電子  消費電子  

一種基于PCI IP核的碼流接收卡的設計

  • 摘  要:本文介紹了一種基于Altera公司的PCI接口IP核的DVB碼流接收系統(tǒng)的硬件設計方案及設計要點的分析。該設計采用Altera公司的新一代FPGA芯片EP1C12和PCI IP核以及高速串行數據通信接收芯片,實現DVB-ASI信號的接收。關鍵詞:DVB;異步串行接口;PCI;IP核  前言隨著數字化廣播電視技術的迅速發(fā)展和基于MPEG-2標準的圖像壓縮和復用技術的完善,利用PC對大容量信息的處理變得日益重要,如基于PC的軟復用器的實現,使得通過PC接收DVB(數字視頻廣播
  • 關鍵字: DVB  IP核  PCI  通訊  網絡  無線  消費電子  異步串行接口  消費電子  

可復用SPI模塊IP核的設計與驗證

  • SoC是超大規(guī)模集成電路的發(fā)展趨勢和新世紀集成電路的主流。其復雜性以及快速完成設計、降低成本等要求,決定了系統(tǒng)級芯片的設計必須采用IP(Intellectual Property)復用的方法。
  • 關鍵字: SPI  可復用  IP核  模塊    
共169條 11/12 |‹ « 3 4 5 6 7 8 9 10 11 12 »

ip核介紹

IP核概述   IP核則是一段具有特定電路功能的硬件描述語言程序,該程序與集成電路工藝無關,可以移植到不同的半導體工藝中去生產集成電路芯片。利用IP核設計電子系統(tǒng),引用方便,修改基本元件的功能容易。具有復雜功能和商業(yè)價值的IP核一般具有知識產權,盡管IP核的市場活動還不規(guī)范,但是仍有許多集成電路設計公司從事IP核的設計、開發(fā)和營銷工作。IP核有兩種,與工藝無關的VHDL程序稱為軟核;具有特定電路 [ 查看詳細 ]

熱門主題

IP核    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473