首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> power-pcb

硬件工程師談高速PCB信號走線規(guī)則TOP9

  •   規(guī)則一:高速信號走線屏蔽規(guī)則  在高速的PCB設(shè)計中,時鐘等關(guān)鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的泄漏。建議屏蔽線,每1000mil,打孔接地?! D1 高速信號線  規(guī)則二:高速信號的走線閉環(huán)規(guī)則  由于PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現(xiàn)一種失誤,即時鐘信號等高速信號網(wǎng)絡(luò),在多層的PCB走線的時候產(chǎn)生了閉環(huán)的結(jié)果,這樣的閉環(huán)結(jié)果將產(chǎn)生環(huán)形天線,增加EMI的輻射強度?! D2 閉環(huán)
  • 關(guān)鍵字: PCB  硬件工程師  

【E問E答】PCB布局時如何擺放及安裝去耦電容?

  •   尖峰電流的形成:  數(shù)字電路輸出高電平時從電源拉出的電流Ioh和低電平輸出時灌入的電流Iol的大小一般是不同的,即:Iol>Ioh。以下圖的TTL與非門為例說明尖峰電流的形成:       圖1 TTL與非門  輸出電壓如右圖(a)所示,理論上電源電流的波形如右圖(b),而實際的電源電流保險如右圖(c)。由圖(c)可以看出在輸出由低電平轉(zhuǎn)換到高電平時電源電流有一個短暫而幅度很大的尖峰。尖峰電源電流的波形隨所用器件的類型和輸出端所接的電容負載而異?! ‘a(chǎn)生尖峰電流的
  • 關(guān)鍵字: PCB  去耦電容  

EDA技術(shù)在電路設(shè)計中的地位和作用

  •   20世紀(jì)后半期,隨著集成電路和計算機技術(shù)的發(fā)展,數(shù)字系統(tǒng)也得到了飛速發(fā)展,其實現(xiàn)方法經(jīng)歷了由分立元件、SSI、MSI到LSI、VLSI以及UVLSI的過程。同時為了提高系統(tǒng)的可靠性與通用性,微處理器和專用集成電路(ASIC)逐漸取代了通用集成硬件LSI電路,而在這兩者之間,ASIC以其體積小、重量輕、功耗低、速度快、成本低、保密性好而脫穎而出。總的來說,ASIC的制作可粗略地分為掩膜式方法和現(xiàn)場可編程方法兩大類。目前,業(yè)界大量可編程器件(PLD),尤其是現(xiàn)場可編程邏輯器件(CPLD/FPGA)被大量地
  • 關(guān)鍵字: EDA  PCB  

電子產(chǎn)品的無形敵人竟然是它

  •   半個世紀(jì)以來,靜電在電子行業(yè)引起的著火、爆炸等事故不勝枚舉。僅美國電子行業(yè)每年因靜電造成的損失就高達幾百億美元,因此,靜電防護在減少損失、提升品質(zhì)和消費效率方面具有重要的意義。   隨著集成電路行業(yè)的迅速發(fā)展,體積小、集成度高的器件越發(fā)受市場歡迎,這種需求也導(dǎo)致導(dǎo)線間間距越來越小,內(nèi)部氧化膜逐漸變薄,以至于制造過程中一些微小電壓就可能擊穿這些電子器件。而電子產(chǎn)品在生產(chǎn)、運輸、儲存和轉(zhuǎn)運等一系列過程中所產(chǎn)生的靜電電壓卻遠遠超過其耐壓值,這就可能造成器件的擊穿或失效,影響產(chǎn)品的可靠性。所以必須要重視靜電
  • 關(guān)鍵字: 靜電  PCB  

EMC問題-接地技巧及PCB工程師注意事項

  •   EMC問題  在布板的時候還應(yīng)該注意EMC的抑制哦!!這很不好把握,分布電容隨時存在!!  如何接地  PCB設(shè)計原本就要考慮很多的因素,不同的環(huán)境需要考慮不同的因素.另外,我不是PCB工程師,經(jīng)驗并不豐富  地的分割與匯接  接地是抑制電磁干擾、提高電子設(shè)備EMC性能的重要手段之一。正確的接地既能提高產(chǎn)品抑制電磁干擾的能力,又能減少產(chǎn)品對外的EMI發(fā)射。  接地的含義  電子設(shè)備的“地”通常有兩種含義:一種是“大地”(安全地),另一種是“系統(tǒng)基準(zhǔn)地”(信號地)。接地就是指在系統(tǒng)與某個電位基準(zhǔn)面之間建
  • 關(guān)鍵字: PCB  EMC  

教科書上絕對不會教的PCB布局秘籍

  •   在電路設(shè)計過程中,應(yīng)用工程師往往會忽視印刷電路板(PCB)的布局。通常遇到的問題是,電路的原理圖是正確的,但并不起作用,或僅以低性能運行。在本文中,我將向您介紹如何正確地布設(shè)運算放大器的電路板以確保其功能、性能和穩(wěn)健性。  最近,我與一名實習(xí)生在利用增益為2V/V、負荷為10k?、電源電壓為+/-15V的非反相配置OPA191運算放大器進行設(shè)計。圖1所示為該設(shè)計的原理圖?! ?nbsp;    圖1:采用非反相配置的OPA191]OPA191原理圖  我讓實習(xí)生為該設(shè)計布設(shè)電路板,同時為他
  • 關(guān)鍵字: PCB  

Power Integrations與Casambi Technologies聯(lián)合推出調(diào)光調(diào)色智能照明參考設(shè)計

  •   高效率、高可靠性LED驅(qū)動器IC領(lǐng)域的世界領(lǐng)導(dǎo)者Power Integrations公司(納斯達克股票代號:POWI)與Casambi Technologies OY今日聯(lián)合發(fā)布一款全新的參考設(shè)計(DER-612)。這是一款適用于智能照明應(yīng)用的具備功率因數(shù)校正的恒壓(CV)、恒流(CC) 12 W隔離反激式電源。該設(shè)計中的3.3 V電源可為Casambi CBM-001 Bluetooth?無線模塊供電,該模塊可為0&nb
  • 關(guān)鍵字: Power Integrations  CBM-001  

實現(xiàn)PCB高效自動布線的設(shè)計技巧和要點

  •   盡管現(xiàn)在的EDA工具很強大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設(shè)計的難度并不小。如何實現(xiàn)PCB高的布通率以及縮短設(shè)計時間呢?本文介紹PCB規(guī)劃、布局和布線的設(shè)計技巧和要點。 現(xiàn)在PCB設(shè)計的時間越來越短,越來越小的電路板空間,越來越高的器件密度,極其苛刻的布局規(guī)則和大尺寸的組件使得設(shè)計師的工作更加困難。為了解決設(shè)計上的困難,加快產(chǎn)品的上市,現(xiàn)在很多廠家傾向于采用專用EDA工具來實現(xiàn)PCB的設(shè)計。但專用的EDA工具并不能產(chǎn)生理想的結(jié)果,也不能達到100%的布通率,而且很亂,通常還需花
  • 關(guān)鍵字: PCB  EDA  

PCB行業(yè)競爭格局分散 大陸產(chǎn)值增速最快

  •   印制線路板(Printed Circuit Board,簡稱 PCB)是在通用基材上按預(yù)定設(shè)計形成點間連接及印制組件的印制板。PCB 產(chǎn)品的主要功能是使各種電子零組件形成預(yù)定電路的連接,起到中繼傳輸?shù)淖饔谩?        作為電子零件裝載的基板和關(guān)鍵互連件,印刷電路板的制造品質(zhì)不但直接影響電子產(chǎn)品的可靠性,而且影響系統(tǒng)產(chǎn)品整體競爭力,因此被稱為“電子系統(tǒng)產(chǎn)品之母”。印刷電路板產(chǎn)業(yè)的發(fā)展水平一定程度上反映一個國家或地區(qū)電子產(chǎn)業(yè)的發(fā)展速度與技術(shù)水準(zhǔn)。   制作
  • 關(guān)鍵字: PCB  

【E問E答】高速PCB設(shè)計入門概念問答集

  •   要做高速的 PCB 設(shè)計,首先必須明白下面的一些基本概念,這是基礎(chǔ)?! ?、什么是電磁干擾(EMI)和電磁兼容性(EMC)?  (Electromagnetic Interference),有傳導(dǎo)干擾和輻射干擾兩種。 傳導(dǎo)干擾是指通過導(dǎo)電介質(zhì)把一個電網(wǎng)絡(luò)上的信號耦合(干擾)到另一個電網(wǎng)絡(luò)。輻射干擾是指干擾源通過空間把其信號耦合(干擾)到另一個電網(wǎng)絡(luò)。在高速 PCB 及系統(tǒng)設(shè)計中,高頻信號線、集成電路的引腳、各類接插件等都可能成為具有天線特性的
  • 關(guān)鍵字: PCB  EMC  

PCB布線設(shè)計-模擬和數(shù)字布線的異同

  •   工程領(lǐng)域中的數(shù)字設(shè)計人員和數(shù)字電路板設(shè)計專家在不斷增加,這反映了行業(yè)的發(fā)展趨勢。盡管對數(shù)字設(shè)計的重視帶來了電子產(chǎn)品的重大發(fā)展,但仍然存在,而且還會一直存在一部分與模擬或現(xiàn)實環(huán)境接口的電路設(shè)計。模擬和數(shù)字領(lǐng)域的布線策略有一些類似之處,但要獲得更好的結(jié)果時,由于其布線策略不同,簡單電路布線設(shè)計就不再是最優(yōu)方案了。本文就旁路電容、電源、地線設(shè)計、電壓誤差和由PCB布線引起的電磁干擾(EMI)等幾個方面,討論模擬和數(shù)字布線的基本相似之處及差別?! ∧M和數(shù)字布線策略的相似之處  旁路或去耦電容  在布線時,模
  • 關(guān)鍵字: PCB  去耦電容  

PCB板再度漲價!LED顯示屏行業(yè)中誰壓力最大?

  • 無論是漲價,還是降價,市場總會變化,只有拿著一手好牌才能保持議價權(quán)力,化危機為機遇。
  • 關(guān)鍵字: PCB  LED  

PCB基本設(shè)計流程詳解

  •   一般PCB基本設(shè)計流程如下:前期準(zhǔn)備->PCB結(jié)構(gòu)設(shè)計->PCB布局->布線->布線優(yōu)化和絲印->網(wǎng)絡(luò)和DRC檢查和結(jié)構(gòu)檢查->制版。  第一:前期準(zhǔn)備。這包括準(zhǔn)備元件庫和原理圖?!肮び破涫拢叵壤淦鳌?,要做出一塊好的板子,除了要設(shè)計好原理之外,還要畫得好。在進行PCB設(shè)計之前,首先要準(zhǔn)備好原理圖SCH的元件庫和PCB的元件庫。元件庫可以用peotel自帶的庫,但一般情況下很難找到合適的,最好是自己根據(jù)所選器件的標(biāo)準(zhǔn)尺寸資料自己做元件庫。原則上先做PCB的元件庫
  • 關(guān)鍵字: PCB  布線  

基于FPGA的PCB測試機硬件電路設(shè)計

  •   PCB 光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點,獲得兩點間電阻值對應(yīng)的電壓信號,通過電壓比較電路,測試出兩點間的電阻或通斷情況。 重復(fù)以上步驟多次,即可實現(xiàn)對整個電路板的測試?! ∮捎诒粶y試的點數(shù)比較多, 一般測試機都在2048點以上,測試控制電路比較復(fù)雜,測試點的查找方法以及切換方法直接影響測試機的測試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設(shè)計。  硬件控制系統(tǒng)  測試過程是在上
  • 關(guān)鍵字: FPGA  PCB  

解密PROTEL DXP軟件的PCB設(shè)計技巧

  •   Protel DXP是第一個將所有設(shè)計工具集于一身的板級設(shè)計系統(tǒng),電子設(shè)計者從最初的項目模塊規(guī)劃到最終形成生產(chǎn)數(shù)據(jù)都可以按照自己的設(shè)計方式實現(xiàn)。Protel DXP運行在優(yōu)化的設(shè)計瀏覽器平臺上,并且具備當(dāng)今所有先進的設(shè)計特點,能夠處理各種復(fù)雜的PCB設(shè)計過程。Protel DXP作為一款新推出的電路設(shè)計軟件,在前版本的基礎(chǔ)上增加了許多新的功能。新的可定制設(shè)計環(huán)境功能包括雙顯示器支持,可固定、浮動以及彈出面板,強大的過濾和對象定位功能及增強的用戶界面等。通過設(shè)計輸入仿真、P
  • 關(guān)鍵字: PROTEL  PCB  
共2287條 40/153 |‹ « 38 39 40 41 42 43 44 45 46 47 » ›|

power-pcb介紹

您好,目前還沒有人創(chuàng)建詞條power-pcb!
歡迎您創(chuàng)建該詞條,闡述對power-pcb的理解,并與今后在此搜索power-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

Power-PCB    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473