首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> vhdl-ams

VHDL語言為核心的EDA技術(shù)在醫(yī)學中的應(yīng)用

  • 在此將VHDL語言設(shè)計的計數(shù)器應(yīng)用于脈搏測量,精確的計量出脈搏跳動,并通過數(shù)碼管直觀地表示出來。顯示出VHDL語言設(shè)計數(shù)字系統(tǒng)與醫(yī)學的緊密聯(lián)系及其在醫(yī)療實踐中的巨大應(yīng)用前景。實踐證明,將EDA技術(shù)與醫(yī)學相結(jié)合,不僅能促進EDA技術(shù)的深入發(fā)展,而且能夠極大地推動醫(yī)學的進步。
  • 關(guān)鍵字: 醫(yī)學  應(yīng)用  技術(shù)  EDA  語言  核心  VHDL  

利用VHDL語言進行可變速彩燈控制器的設(shè)計

  • 0引言硬件描述語言(HDL)是相對于一般的計算機軟件語言如C,Pascal而言的。HDL是用于設(shè)計硬件電子系...
  • 關(guān)鍵字: VHDL  FPGA  CPLD  可變速  彩燈控制器  

基于VHDL的可變速彩燈控制器的設(shè)計

  • 介紹一種基于VHDL的可變速彩燈控制器的設(shè)計方案,該系統(tǒng)無需外加輸入信號,只需一個時鐘信號就能實現(xiàn)以4種不同速度循環(huán)演示8種花型。該系統(tǒng)較以前的傳統(tǒng)設(shè)計具有硬件電路簡單、體積小、功耗低、可靠性高等特點。特別是可以在不修改硬件電路的基礎(chǔ)上,僅通過更改軟件就能實現(xiàn)任意修改花型的編程控制方案,而且設(shè)計非常方便,設(shè)計的電路保密性強。
  • 關(guān)鍵字: 控制器  設(shè)計  彩燈  變速  VHDL  基于  

基于VHDL/CPLD的I2C串行總線控制器設(shè)計及實現(xiàn)

  • 分析了I2C串行總線的數(shù)據(jù)傳輸機制,用VHDL設(shè)計了串行總線控制電路,其中包括微處理器接口電路和I2C總線接口電路。采用ModelSim Plus 6.0 SE軟件進行了前仿真和調(diào)試,并在Xilinx ISE 7.1i開發(fā)環(huán)境下進行了綜合、后仿真和CPLD器件下載測試。 結(jié)果表明實現(xiàn)了I2C串行總線協(xié)議的要求。
  • 關(guān)鍵字: 控制器  設(shè)計  實現(xiàn)  總線  串行  VHDL/CPLD  I2C  基于  

采用VHDL設(shè)計的全數(shù)字鎖相環(huán)電路設(shè)計

  • 摘要:敘述了全數(shù)字鎖相環(huán)的工作原理,提出了應(yīng)用VHDL 技術(shù)設(shè)計全數(shù)字鎖相環(huán)的方法,并用復(fù)雜可編程邏輯器件CPLD 予以實現(xiàn),給出了系統(tǒng)主要模塊的設(shè)計過程和仿真結(jié)果。0  引言全數(shù)字鎖相環(huán)(DPLL) 由于避免了模擬鎖相環(huán)存
  • 關(guān)鍵字: VHDL  全數(shù)字  電路設(shè)計  鎖相環(huán)    

VHDL設(shè)計的微型打印機控制器技術(shù)

  • 1 引言   VHDL是一種面向設(shè)計、多層次的數(shù)字系統(tǒng)設(shè)計的標準化硬件描述語言,VHDL不需依賴馮?諾伊曼結(jié)構(gòu),可實現(xiàn)時序和真正并行設(shè)計,從而開辟一種全新的數(shù)字系統(tǒng)的設(shè)計途徑。使用VHDL語言更便于建立層次結(jié)構(gòu)和元件
  • 關(guān)鍵字: 控制器  技術(shù)  打印機  微型  設(shè)計  VHDL  

基于VHDL的TP UP-SF微型打印機控制器設(shè)計

  • 1引言VHDL是一種面向設(shè)計、多層次的數(shù)字系統(tǒng)設(shè)計的標準化硬件描述語言,VHDL不需依賴馮·諾伊曼結(jié)...
  • 關(guān)鍵字: VHDL  微型打印機控制器  電路設(shè)計  

VHDL設(shè)計中信號與變量問題的研究

  • VHDL設(shè)計中信號與變量問題的研究,  在VHDL程序設(shè)計中,可以充分利用信號或變量的系統(tǒng)默認值,來靈活實現(xiàn)設(shè)計目標。本文從應(yīng)用的角度舉例說明了VHDL設(shè)計中信號與變量的區(qū)別,以及正確的使用方法,并介紹了為信號或變量賦予初始值的技巧?! 「攀觥?/li>
  • 關(guān)鍵字: 問題  研究  變量  信號  設(shè)計  VHDL  

VHDL設(shè)計中信號與變量問題的研究

  • 在VHDL程序設(shè)計中,可以充分利用信號或變量的系統(tǒng)默認值,來靈活實現(xiàn)設(shè)計目標。本文從應(yīng)用的角度舉例說明了...
  • 關(guān)鍵字: VHDL  設(shè)計  變量  初始值  

基于VHDL的圖像傳感器TCDl206的驅(qū)動設(shè)計

  • 摘要:介紹圖像傳感器TCDl206的主要特點、結(jié)構(gòu)原理、引腳功能,并詳細分析其驅(qū)動時序。通過研究采用VHDL實現(xiàn)TCDl206驅(qū)動脈沖的方法及邏輯設(shè)計原理,完成了驅(qū)動脈沖的VHDL程序設(shè)計和時序仿真。仿真結(jié)果證明了該驅(qū)動電
  • 關(guān)鍵字: 驅(qū)動  設(shè)計  TCDl206  傳感器  VHDL  圖像  基于  

采用CPLD/FPGA的VHDL語言電路優(yōu)化原理設(shè)計

  • 采用CPLD/FPGA的VHDL語言電路優(yōu)化原理設(shè)計,VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計、多層次的硬件描述語言,是集行為描述、RTL
  • 關(guān)鍵字: 優(yōu)化  原理  設(shè)計  電路  語言  CPLD/FPGA  VHDL  采用  

基于CPLD/FPGA的VHDL語言電路優(yōu)化設(shè)計

基于VHDL語言的按鍵消抖電路設(shè)計及仿真

  • 按鍵開關(guān)是電子設(shè)備實現(xiàn)人機對話的重要器件之一。由于大部分按鍵是機械觸點,在觸點閉合和斷開時都會產(chǎn)生抖動。為避免抖動引起誤動作造成系統(tǒng)的不穩(wěn)定,就要求消除按鍵的抖動,確保按鍵每按一次只做一次響應(yīng)。
  • 關(guān)鍵字: 電路設(shè)計  仿真  按鍵  語言  VHDL  基于  
共328條 18/22 |‹ « 13 14 15 16 17 18 19 20 21 22 »

vhdl-ams介紹

  即IEEE 1076.1標準。   VHDL-AMS是VHDL的一個分支,它支持模擬、數(shù)字、數(shù)?;旌想娐废到y(tǒng)的建模與仿真。   http://www.eda.org/vhdl-ams/   Verilog-AMS與之類似。支持模擬、數(shù)字、數(shù)?;旌想娐废到y(tǒng)的建模與仿真。   http://www.eda.org/verilog-ams/   The VHDL-AMS language [ 查看詳細 ]

熱門主題

VHDL-AMS    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473