首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> vhdl-cpld

基于ARM和CPLD的可重構檢測系統(tǒng)設計

  • 引言
    檢測系統(tǒng)的可重構設計是檢測技術的發(fā)展方向??芍貥嬙O計是指利用可重用的軟硬件資源,根據(jù)不同的應用需求,靈活地改變自身體系結構的設計方法。對于檢測系統(tǒng)而言,可重構可以分為軟件可重構和硬件可重
  • 關鍵字: CPLD  ARM  可重構  檢測系統(tǒng)設計    

用CPLD和Flash實現(xiàn)FPGA配置

  • 摘要:FPGA可以通過串行接口進行配置。本文對傳統(tǒng)的配置方法進行了研究,并從更新配置文件的方法入手,提出了利用處理機通過網(wǎng)絡更新的方法,給出了一個用CPLD和Flash對FPGA進行配置的應用實例。
    關鍵詞:現(xiàn)場可編程
  • 關鍵字: Flash  CPLD  FPGA    

基于Multibus總線的隔離AD/DA模塊設計

  • 摘要:AD/DA模塊通過Multibus總線與主機通訊,通過AD接口采集數(shù)據(jù),經(jīng)過控制軟件處理,輸出模擬量驅(qū)動執(zhí)行機構。本文簡要介紹了AD/DA模塊的設計原理和實現(xiàn)方法,并對一些關鍵技術進行介紹。
    關鍵詞:AD/DA模塊;
  • 關鍵字: AD/DA  采集數(shù)據(jù)  放大器  CPLD  

FPGA基礎入門(二)

基于CPLD設計的電器定時開關控制系統(tǒng)

利用CPLD來替代微控制器的6種方法

我學習FPGA的總結

verilog中阻塞賦值和非阻塞復制的理解

選擇VHDL或者verilog HDL還是System Verilog?

系統(tǒng)級芯片設計語言和驗證語言的發(fā)展

FPGA設計中關鍵問題的研究

讓Verilog仿真狀態(tài)機時可以顯示狀態(tài)名

基于Nios的DDS高精度信號源實現(xiàn)

FPGA系統(tǒng)設計實戰(zhàn)經(jīng)驗分享FPGA系統(tǒng)設計實戰(zhàn)經(jīng)驗分享

FPGA基礎入門

共994條 40/67 |‹ « 38 39 40 41 42 43 44 45 46 47 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473