博客專欄

EEPW首頁 > 博客 > 挑戰(zhàn)Intel,Arm發(fā)布全新服務器產品

挑戰(zhàn)Intel,Arm發(fā)布全新服務器產品

發(fā)布人:wxhxkj01 時間:2021-05-29 來源:工程師 發(fā)布文章
因為冠狀病毒的大流行,Arm的年度技術日活動采取了線上舉辦的模式。在今年的會上,他們正式揭開了全新Neoverse內核和處理器設計的神秘面紗。這些新的內核和處理器設計將被渴望加入的人采用和修改,用于挑戰(zhàn)X86處理器的霸主地位。眾所周知,在現(xiàn)在的數(shù)據(jù)中心和邊緣處理器中,Intel和AMD的CPU建立了相當堅固的地位。
 
從發(fā)布會上我們可以看到,未來的Neoverse服務器體系結構與一個月前發(fā)布的未來Armv9-A體系結構緊密結合,并將在Neoverse“ Perseus” N2內核中首次亮相。盡管有許多Arm服務器芯片供應商離開了該領域,但Arm Holdings卻一直呆在那里,似乎有許多芯片設計人員和供應商為Arm替代方案提供動力。
 
像Neoverse N2內核一樣,它的設計已經完成并且可以從Arm Holdings獲得許可,“ Zeus” V1內核也已經完成,并且在Neoverse設計系列以及數(shù)據(jù)中心和邊緣的各種CPU中提供了顯著的差異。
 
實際上,雖然我們還不知道,但在今年下半年和明年年初的某個時候,我們應該可以看到不止一個基于Arm Holdings的Zeus和Perseus平臺打造的的處理器。
 
 
在本文中,我們將分別探討Arm在服務器市場的性能和前景。首先,我們將僅介紹V1和N2架構。這是對原始Neoverse平臺路線圖的回顧:
 
當Arm的Neoverse最早于2018年10月提出時,那時Arm的想法是希望能擁有專門針對服務器的專用IP。而在當時,只有16納米的“ Cosmos” N0(實際上是Cortex-A72和Cortex-A75)設計,7納米的“Ares”原計劃于2019年面世,使用增強型7納米工藝的“Zeus” 則在2020年面世,5納米的“Poseidon”在2021年。
 
Arm說,它在每年的設計中可以提供30%的性能提高約,合作伙伴也可以利用它們在自己的服務器路線圖中創(chuàng)建的年度節(jié)奏。
 
然而事實證明,這種年度節(jié)奏被證明是棘手的,而且數(shù)據(jù)中心市場已經分為核心數(shù)據(jù)中心(N系列),邊緣計算(E系列)和非常高性能(V系列)核心。為此Arm似乎把Zeus N2重新命名為Perseus N2,然后在V1高性能芯片上增加了很多功能,并賦予了舊的Zeus新代號。
 
去年9月,當Arm推出Neoverse V1設計并將其投入使用時,N2設計尚不可用。兩大Arm服務器芯片Ampere Computing Altra和Amazon Web Services Graviton2均是基于N1內核和平臺設計,并進行了各種自定義。N1設計支持常規(guī)DDR4內存或HBM2堆疊內存,以及PCI-Express 4.0外圍控制器和CCIX 1.0互連器(用于加速器),并在處理器之間提供NUMA共享內存。CCIX是許多互連中的一種,以提供CPU和加速器之間的緩存一致性內存共享。Arm從一開始就與CCIX一起使用,并一直將其用作CPU互連,就像AMD具有Infinity Fabric(PCI-Express的超集或HyperTransport的子集,取決于您如何看待它)一樣。英特爾CXL的非對稱內存模型也被加速器所采用,并運行在PCI-Express 5.0傳輸之上,并且正在逐漸被CPU制造商廣泛采用。但這不適用于NUMA鏈接,僅適用于各種存儲和計算加速器。

如果您想了解更多華芯霍爾元件產品信息,歡迎訪問我們的官網https://www.wxhxkj.com/或者https://www.chhxs.cn/,無錫華芯科技竭誠為您服務!

*博客內容為網友個人發(fā)布,僅代表博主個人觀點,如有侵權請聯(lián)系工作人員刪除。




相關推薦

技術專區(qū)

關閉