博客專(zhuān)欄

EEPW首頁(yè) > 博客 > 挑戰(zhàn)Intel,Arm發(fā)布全新服務(wù)器產(chǎn)品

挑戰(zhàn)Intel,Arm發(fā)布全新服務(wù)器產(chǎn)品

發(fā)布人:wxhxkj01 時(shí)間:2021-05-29 來(lái)源:工程師 發(fā)布文章
因?yàn)楣跔畈《镜拇罅餍?,Arm的年度技術(shù)日活動(dòng)采取了線上舉辦的模式。在今年的會(huì)上,他們正式揭開(kāi)了全新Neoverse內(nèi)核和處理器設(shè)計(jì)的神秘面紗。這些新的內(nèi)核和處理器設(shè)計(jì)將被渴望加入的人采用和修改,用于挑戰(zhàn)X86處理器的霸主地位。眾所周知,在現(xiàn)在的數(shù)據(jù)中心和邊緣處理器中,Intel和AMD的CPU建立了相當(dāng)堅(jiān)固的地位。
 
從發(fā)布會(huì)上我們可以看到,未來(lái)的Neoverse服務(wù)器體系結(jié)構(gòu)與一個(gè)月前發(fā)布的未來(lái)Armv9-A體系結(jié)構(gòu)緊密結(jié)合,并將在Neoverse“ Perseus” N2內(nèi)核中首次亮相。盡管有許多Arm服務(wù)器芯片供應(yīng)商離開(kāi)了該領(lǐng)域,但Arm Holdings卻一直呆在那里,似乎有許多芯片設(shè)計(jì)人員和供應(yīng)商為Arm替代方案提供動(dòng)力。
 
像Neoverse N2內(nèi)核一樣,它的設(shè)計(jì)已經(jīng)完成并且可以從Arm Holdings獲得許可,“ Zeus” V1內(nèi)核也已經(jīng)完成,并且在Neoverse設(shè)計(jì)系列以及數(shù)據(jù)中心和邊緣的各種CPU中提供了顯著的差異。
 
實(shí)際上,雖然我們還不知道,但在今年下半年和明年年初的某個(gè)時(shí)候,我們應(yīng)該可以看到不止一個(gè)基于Arm Holdings的Zeus和Perseus平臺(tái)打造的的處理器。
 
 
在本文中,我們將分別探討Arm在服務(wù)器市場(chǎng)的性能和前景。首先,我們將僅介紹V1和N2架構(gòu)。這是對(duì)原始Neoverse平臺(tái)路線圖的回顧:
 
當(dāng)Arm的Neoverse最早于2018年10月提出時(shí),那時(shí)Arm的想法是希望能擁有專(zhuān)門(mén)針對(duì)服務(wù)器的專(zhuān)用IP。而在當(dāng)時(shí),只有16納米的“ Cosmos” N0(實(shí)際上是Cortex-A72和Cortex-A75)設(shè)計(jì),7納米的“Ares”原計(jì)劃于2019年面世,使用增強(qiáng)型7納米工藝的“Zeus” 則在2020年面世,5納米的“Poseidon”在2021年。
 
Arm說(shuō),它在每年的設(shè)計(jì)中可以提供30%的性能提高約,合作伙伴也可以利用它們?cè)谧约旱姆?wù)器路線圖中創(chuàng)建的年度節(jié)奏。
 
然而事實(shí)證明,這種年度節(jié)奏被證明是棘手的,而且數(shù)據(jù)中心市場(chǎng)已經(jīng)分為核心數(shù)據(jù)中心(N系列),邊緣計(jì)算(E系列)和非常高性能(V系列)核心。為此Arm似乎把Zeus N2重新命名為Perseus N2,然后在V1高性能芯片上增加了很多功能,并賦予了舊的Zeus新代號(hào)。
 
去年9月,當(dāng)Arm推出Neoverse V1設(shè)計(jì)并將其投入使用時(shí),N2設(shè)計(jì)尚不可用。兩大Arm服務(wù)器芯片Ampere Computing Altra和Amazon Web Services Graviton2均是基于N1內(nèi)核和平臺(tái)設(shè)計(jì),并進(jìn)行了各種自定義。N1設(shè)計(jì)支持常規(guī)DDR4內(nèi)存或HBM2堆疊內(nèi)存,以及PCI-Express 4.0外圍控制器和CCIX 1.0互連器(用于加速器),并在處理器之間提供NUMA共享內(nèi)存。CCIX是許多互連中的一種,以提供CPU和加速器之間的緩存一致性內(nèi)存共享。Arm從一開(kāi)始就與CCIX一起使用,并一直將其用作CPU互連,就像AMD具有Infinity Fabric(PCI-Express的超集或HyperTransport的子集,取決于您如何看待它)一樣。英特爾CXL的非對(duì)稱(chēng)內(nèi)存模型也被加速器所采用,并運(yùn)行在PCI-Express 5.0傳輸之上,并且正在逐漸被CPU制造商廣泛采用。但這不適用于NUMA鏈接,僅適用于各種存儲(chǔ)和計(jì)算加速器。

如果您想了解更多華芯霍爾元件產(chǎn)品信息,歡迎訪問(wèn)我們的官網(wǎng)https://www.wxhxkj.com/或者h(yuǎn)ttps://www.chhxs.cn/,無(wú)錫華芯科技竭誠(chéng)為您服務(wù)!

*博客內(nèi)容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀點(diǎn),如有侵權(quán)請(qǐng)聯(lián)系工作人員刪除。




相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉