Altera發(fā)布業(yè)界第一款28-nm FPGA開發(fā)套件
—— 基于全功能Stratix V GX FPGA的開發(fā)套件加速寬帶系統(tǒng)的開發(fā)
Stratix V GX FPGA信號完整性開發(fā)套件采用高級均衡功能實現(xiàn)器件的高速串行收發(fā)器。用戶可以使用板上SMA以及包括Molex Impact 和Amphenol XCede 在內(nèi)的流行背板連接器進行真實的系統(tǒng)分析。這些內(nèi)置高速背板連接器用于評估定制背板性能以及鏈路BER。用戶還可以通過使用方便的用戶界面來產(chǎn)生并檢查偽隨機二進制序列(PRBS)碼型。
LeCroy公司Bogatin企業(yè)信號完整性專家Eric Bogatin博士評論說:“為滿足當(dāng)今高端通信系統(tǒng)日益增長的數(shù)據(jù)速率和帶寬需求,SERDES供應(yīng)商加大了在硬件上的信號和電源完整性投入。Altera的Stratix V收發(fā)器信號完整性開發(fā)套件為評估用戶應(yīng)用的收發(fā)器性能提供理想的平臺,加速了新設(shè)計的開發(fā)。”
利用Stratix V FPGA信號完整性開發(fā)套件,用戶可以驗證目前最流行協(xié)議標(biāo)準(zhǔn)的兼容性,包括10GbE、10GBASE-KR、PCI Express (PCIe) Gen1, Gen2和Gen3、Serial RapidIO、Gigabit Ethernet (GbE)、10 GbE XAUI、CEI-6G、CEI-11G、HD-SDI、Interlaken和光纖通道等。開發(fā)套件含有一塊基于Stratix V GX FPGA的開發(fā)板,Quartus II軟件的一年許可,以及設(shè)計實例,還可以使用Altera的MegaCore® IP庫,包括Nios® II嵌入式設(shè)計套裝。
評論