創(chuàng)意電子發(fā)表全新的28nm數(shù)據(jù)轉(zhuǎn)換器系列
客制化IC領(lǐng)導(dǎo)廠商(Flexible ASIC LeaderTM), 創(chuàng)意電子(Global Unichip Corp.,GUC), 日前發(fā)表全新的模擬數(shù)字轉(zhuǎn)換器系列包含DAC (digital-to-analog converter)與ADC (and analog-to-digital converters) IP,本系列 IP 已經(jīng)在TSMC的28nm HPM制程取得初步驗(yàn)證。
本文引用地址:http://butianyuan.cn/article/143312.htm全新系列包含SAR ADC [循序逼近緩存器(Successive Approximation Register) ADC] 、R2R DAC[R-2R電阻網(wǎng)絡(luò)(R-2R resistor ladder network)] 與電流式DAC (Current Mode DAC),另也提供全新的溫度感應(yīng)器模塊。
SAR ADC與R2R DAC為可應(yīng)用于一般的SOC(System on Chip)系統(tǒng),而電流式 DAC則常應(yīng)用于視訊系統(tǒng)裝置及通信系統(tǒng)。新的溫度感應(yīng)器IP則適合于硬件系統(tǒng)監(jiān)測(cè),例如CPU數(shù)組,為先進(jìn)制程SOC系統(tǒng)的熱門組件。新的IP有助于提高SOC設(shè)計(jì)實(shí)現(xiàn)的時(shí)程與效能,縮短設(shè)計(jì)的循環(huán)與上市的前置周期。
新的IP系列專為TSMC 28nm HPM制程優(yōu)化,并且驗(yàn)證MOS、電容與BJT [雙極性接面晶體管(Bipolar Junction Transistor)] 等組件在集成電路設(shè)計(jì)上的可行性。當(dāng)本系列IP需要客制化時(shí),可以大幅縮短設(shè)計(jì)學(xué)習(xí)曲線,幫助滿足更高效能與上市前置時(shí)間的需求。
基于本次IP的驗(yàn)證成果, 創(chuàng)意電子可以提供約 60 天的時(shí)程做此系列IP的客制化及半年的時(shí)程來開發(fā)全新規(guī)格的數(shù)據(jù)轉(zhuǎn)換器IP,包含提供所有設(shè)計(jì)需要的套件(Design Kit)。
創(chuàng)意電子總經(jīng)理賴俊豪表示:「以28nm制程技術(shù)為基礎(chǔ)的裝置普及速度十分驚人,尤其是在工程與設(shè)計(jì)挑戰(zhàn)方面。創(chuàng)意電子提供符合頂尖半導(dǎo)體創(chuàng)新廠商所要求質(zhì)量與上市前置時(shí)間的IP,不斷地降低設(shè)計(jì)風(fēng)險(xiǎn),并提高這種先進(jìn)技術(shù)的吸引力。」
評(píng)論