新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 邏輯分析儀SignalTaPⅡ在系統(tǒng)級(jí)調(diào)試中的應(yīng)用

邏輯分析儀SignalTaPⅡ在系統(tǒng)級(jí)調(diào)試中的應(yīng)用

作者: 時(shí)間:2011-03-22 來(lái)源:網(wǎng)絡(luò) 收藏


3 實(shí)例分析
本文以一個(gè)多波形信號(hào)發(fā)生器為例,具體說(shuō)明使用SignalTap II進(jìn)行實(shí)時(shí)測(cè)試的具體過(guò)程。該設(shè)計(jì)基于Altera公司Cyclone II系列的EP2C8Q208C8。在Quartus II中完成的設(shè)計(jì)如圖2所示。

本文引用地址:http://butianyuan.cn/article/150936.htm

b.jpg


設(shè)計(jì)的多波形信號(hào)發(fā)生器可以產(chǎn)生正弦波、三角波和方波,可以通過(guò)開(kāi)關(guān)選擇輸出的波形。采用自頂向下的設(shè)計(jì)思想,底層采用VHDL語(yǔ)言編程和LPM_ROM模塊實(shí)現(xiàn),頂層采用原理圖設(shè)計(jì)。圖2中,rst為復(fù)位信號(hào),sel[1..0]為波形選擇信號(hào),clk為主時(shí)鐘,q[7..0]為輸出信號(hào)。當(dāng)sel=“00”時(shí),輸出正弦波;當(dāng)sel=“01”時(shí),輸出三角波;當(dāng)sel=“10”時(shí),輸出方波。由分頻模塊、正弦波模塊(地址發(fā)生器模塊和LPM_ROM模塊)、三角波模塊、方波模塊和波形選擇模塊組成。
的RTL電路圖如圖3所示,雙擊圖形中有關(guān)模塊,或選擇左側(cè)各項(xiàng),可逐層了解各層次的電路結(jié)構(gòu)。

c.jpg


根據(jù)上述SignalTap II的工作流程,首先建立一個(gè)stp文件(stpl.stp),接著進(jìn)行參數(shù)設(shè)置,如圖4所示。調(diào)入待測(cè)信號(hào)q[7..0];采樣時(shí)鐘選為主頻時(shí)鐘信號(hào)CLK(50MHz)經(jīng)過(guò)分頻后的信號(hào)CLK1(100 kHz);在Buffer acquisition mode框中的Circulate欄設(shè)定采樣深度中起始觸發(fā)的位置,選擇前點(diǎn)觸發(fā)(Pre trigger position);采樣深度設(shè)為1KB;觸發(fā)級(jí)別選擇1;觸發(fā)信號(hào)選擇rst,在Pattern欄選擇上升沿觸發(fā)方式。然后連接實(shí)驗(yàn)開(kāi)板,進(jìn)行編譯下載。最后單擊SignalTap II面板上的Autorun Analysis按鈕,啟動(dòng)SignalTap II進(jìn)行采樣和分析。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉