高增益高線性度CMOS偶次諧波混頻器設計
表1給出了本設計的仿真結(jié)果與近期發(fā)表的論文中混頻器電路結(jié)果的比較, 可以看到, 該混頻器電路在轉(zhuǎn)換增益和線性度上具有一定的優(yōu)勢。
表1 混頻器性能總結(jié)與比較
混頻器性能總結(jié)與比較
設計的混頻器版圖用C adence進行了繪制, 如圖5所示。面積為0. 751mm 0. 88mm。
混頻器版圖設計
圖5 混頻器版圖設計
3 總結(jié)
本文采用電流復用和偶次諧波技術(shù)設計了CMOS偶次諧波混頻器, 經(jīng)過對電路優(yōu)化設計, 仿真結(jié)果表明, 該拓撲結(jié)構(gòu)具有高轉(zhuǎn)換增益、高線性度、低功耗的優(yōu)點, 在便攜式無線通信系統(tǒng)中具有較好的應用前景。本文引用地址:http://butianyuan.cn/article/156765.htm
評論