關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設(shè)計(jì)應(yīng)用 > 簡(jiǎn)單MicroBlaze微控制器的理念

簡(jiǎn)單MicroBlaze微控制器的理念

作者: 時(shí)間:2010-05-03 來(lái)源:網(wǎng)絡(luò) 收藏

是一款基于構(gòu)造的的嵌入式微處理器,它的顯著優(yōu)勢(shì)在于能滿足復(fù)雜應(yīng)用的需求,在除了運(yùn)行的通用應(yīng)用以外,還能運(yùn)行操作系統(tǒng)。

本文引用地址:http://butianyuan.cn/article/163103.htm


設(shè)計(jì)人員能夠在當(dāng)前所有的賽靈思架構(gòu)中實(shí)施軟處理器,在不同產(chǎn)品系列間實(shí)現(xiàn)方便的轉(zhuǎn)換,具有很高的靈活性。但是,系統(tǒng)設(shè)計(jì)不僅要在70多種參數(shù)中選擇,而且還要借助一系列功能強(qiáng)大的嵌入式工具,如果應(yīng)用只需要的微,這種設(shè)計(jì)方法反倒不實(shí)用。


但是,利用適當(dāng)?shù)募夹g(shù),用戶可以開發(fā)構(gòu)造的預(yù)配置MicroBlaze微,并方便快捷地將其添加到任何FPGA設(shè)計(jì)中??蓪?a class="contentlabel" href="http://butianyuan.cn/news/listbylabel/label/控制器">控制器的實(shí)例直接加入HDL。用戶能在標(biāo)準(zhǔn)的FPGA設(shè)計(jì)流程中直接使用,無(wú)須特殊的腳本或復(fù)雜的步驟。僅需三個(gè)文件即可啟動(dòng)設(shè)計(jì)工作,包括兩個(gè)硬件實(shí)施文件和一個(gè)軟件定義文件。這種方法使工程師不用學(xué)習(xí)或者只需很少量的學(xué)習(xí)就能快速啟動(dòng)FPGA嵌入式設(shè)計(jì)工作。


在ISE 11.1中啟動(dòng)MicroBlaze軟件開發(fā)工作,可使用獨(dú)立的軟件開發(fā)套件(SDK)進(jìn)行C和C++應(yīng)用的創(chuàng)建和調(diào)試,而無(wú)須全面的嵌入式開發(fā)套件(EDK)。


微控制器預(yù)配置了兩種選項(xiàng),UART和調(diào)試。表1顯示了根據(jù)微控制器配置不同而給出的各種FPGA系列的尺寸估算值。此外,Virtex器件使用了兩個(gè)Block RAM,而Spartan器件使用四個(gè)Block RAM。對(duì)應(yīng)用代碼進(jìn)行調(diào)試后,用戶即可移除調(diào)試選項(xiàng),以減小控制器的尺寸。例如,Spartan-6微控制器僅需要220個(gè)切片。

微控制器概覽
簡(jiǎn)單MicroBlaze微控制器包含的組件有32位MicroBlaze處理器、8KB RAM/ROM、帶64KB尋址空間的32位用戶接口、中斷支持、可選UART,以及可選的JTAG調(diào)試接口。圖1顯示了系統(tǒng)方框圖。

圖1 SMM由MicroBlaze處理器、存儲(chǔ)器及接口組成

根據(jù)需要以及實(shí)施工具允許的范圍,時(shí)鐘輸入可高可低。有效高電平復(fù)位輸入與輸入時(shí)鐘內(nèi)部同步。中斷輸入信號(hào)可提供中斷支持,微控制器提供服務(wù)時(shí)用中斷確認(rèn)輸出進(jìn)行確認(rèn)。此外,簡(jiǎn)單的地址映射用戶接口也同步于時(shí)鐘,支持用戶定制。圖2顯示了用戶接口的時(shí)序??蓪⒆止?jié)啟用用于字節(jié)和半字事務(wù)處理。

圖2 簡(jiǎn)單的地址映射用戶接口同步于時(shí)鐘


用于可對(duì)16位寬的軟件映射地址總線進(jìn)行解碼,以將不同的定制接口或外設(shè)連接至微控制器。在插入片選(Chip Select)兩個(gè)時(shí)鐘周期后對(duì)讀取數(shù)據(jù)進(jìn)行采樣。


一些預(yù)配置的版本可提供串行16450 UART選項(xiàng)。波特率在軟件中進(jìn)行編程,以保持UART獨(dú)立于時(shí)鐘輸入。調(diào)試選擇可使用內(nèi)部FPGA資源,并直接連接至FPGA JTAG接口,從而通過(guò)常規(guī)FPGA下載線纜實(shí)現(xiàn)應(yīng)用調(diào)試。


FPGA設(shè)計(jì)流程
FPGA設(shè)計(jì)流程遵循如圖3所示的標(biāo)準(zhǔn)ISE FPGA實(shí)施流程??稍贔PGA設(shè)計(jì)中的任何層級(jí)級(jí)別上通過(guò)Verilog或VHDL創(chuàng)建微控制器實(shí)例。使用兩個(gè)與硬件相關(guān)的文件微控制器網(wǎng)表(smm.ngc)和Block RAM存儲(chǔ)器映射文件(smm.bmm)即能完成FPGA的實(shí)施,用戶既不必費(fèi)心學(xué)習(xí)新的工具,也不用使用復(fù)雜的腳本流程。FPGA嵌入式設(shè)計(jì)從未如此的簡(jiǎn)單易行。微控制器配置之間的切換非常簡(jiǎn)單,只需替換所需的網(wǎng)表文件,然后重新實(shí)施FPGA即可。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉