關 閉

新聞中心

EEPW首頁 > 工控自動化 > 設計應用 > 基于CPLD的清分機紙幣圖像采集系統(tǒng)

基于CPLD的清分機紙幣圖像采集系統(tǒng)

作者: 時間:2009-03-24 來源:網(wǎng)絡 收藏

總使能信號IMAGE_EN是N2信號經(jīng)濾波、延時后得到的,它和碼盤分頻信號SP拓寬后的信號SP_1728邏輯相與后得到行采樣使能信號SAMPLE_EN,用于控制采樣間隔。這里SP是將碼盤輸出信號MCLK經(jīng)DIV_6六分頻,再經(jīng)單穩(wěn)態(tài)電路DIFF得到的分頻數(shù)可根據(jù)實際參數(shù)(碼盤刻線精度、電機轉(zhuǎn)速)修改。DIFF可以將前面的分頻信號變?yōu)槊}寬為1個時鐘周期的脈沖信號,其內(nèi)部標識狀態(tài)為Q1Q0。當輸入脈沖Sin為低電平時,Q1Q0=00,輸出脈沖Sout=0;Sin為高電平時,Q1Q0=00,表明Sin的上升沿出現(xiàn)在前一個時鐘周期,Sin=1,并Q1Q0=11;若Q1Q0≠00,則表明Sin的上升沿并非剛到達,Sout清零,Q1Q0=10。

信號SP_1728的脈寬為1 728個移位時鐘周期,確保在每一行采樣的過程中,全部且僅將1 728個點的信息輸出。內(nèi)部RAM的寫地址端接人一個12位加法計數(shù)器ADDRESS_12b,對ADRO_CLK計數(shù),輸出RAM的12位寫地址,清零端接CIS SV233A4W的啟動信號SP。

4仿真與結(jié)果分析

4.1時序控制仿真

按照設計結(jié)構(gòu),該輸入時鐘CLOCK的頻率為50 MHz,碼盤信號頻率為6 kHz,其仿真波形如圖5和圖6所示。由仿真波形可看出,滿足要求中時序關系,由于A/D只有一路輸入,所以每3個輸出數(shù)據(jù)有一組數(shù)據(jù)為有效地址。

4.2 RAM讀寫仿真

存儲在內(nèi)部RAM的采樣數(shù)據(jù)要由后續(xù)DSP處理模塊讀取。在寫時鐘wrclock的作用下,從地址0開始向RAM依次寫入0、1、2、3……,然后在RAM的讀時鐘端施加一個讀時鐘rdclock,在讀地址rdaddress端施加從0遞增的讀地址,仿真RAM的讀寫,得到的仿真波形如圖7所示。由仿真波形可以看出,RAM的讀寫正確,讀取的數(shù)據(jù)相對于讀時鐘有一定延時。

5結(jié)語

該高速裝置已在鈔票清中得到良好應用。該系統(tǒng)設計也可應用于連續(xù)、高速的系統(tǒng),另外,還可采用接觸式傳感器,使其具有曝光時間短,感光速度和數(shù)據(jù)傳輸速度快,實現(xiàn)高效輸入等特點,從而能夠很好的滿足清對采樣圖像質(zhì)量的要求。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術(shù)專區(qū)

關閉