新聞中心

EEPW首頁 > 光電顯示 > 設(shè)計應(yīng)用 > 甚于ARM和FPGA的全彩獨立視頻LED系統(tǒng)

甚于ARM和FPGA的全彩獨立視頻LED系統(tǒng)

作者: 時間:2010-04-08 來源:網(wǎng)絡(luò) 收藏

4 顯示控制器
顯示控制器負(fù)責(zé)接收、轉(zhuǎn)換和處理串入的RGB三基色信號,以一定的規(guī)律和方式將信號傳送到顯示屏上顯示??刂破髦苯記Q定了顯示屏的顯示效果,也決定了LED顯示屏性能的優(yōu)劣??刂破鞯慕Y(jié)構(gòu)如圖3所示。

圖3 顯示控制器結(jié)構(gòu)框圖
控制器的架構(gòu)與數(shù)據(jù)分發(fā)類似,也采用二級存儲模式,主要有數(shù)據(jù)接收、Gamma校正和交織、掃描控制輸出以及總線調(diào)度和SDRAM控制四部分。
4.1 存儲器分配和總線調(diào)度
由于數(shù)據(jù)輸入場頻與LED掃描場頻通常不能成整數(shù)倍關(guān)系,可能出現(xiàn)輸入一場數(shù)據(jù)結(jié)束,該場數(shù)據(jù)的處理結(jié)果(Gamma校正和交織后)需要寫入SDRAM,而此時掃描一場沒有結(jié)束,即正在讀的那個區(qū)域不能覆蓋,而上一場的數(shù)據(jù)還沒有顯示也不能覆蓋,因此交織地寫入(即掃描的讀出)需要開辟三塊分區(qū)。
總線仲裁算法為:控制輸出模塊和寫人模塊采用先來先得的算法,而校正和交織過程的讀寫,則優(yōu)先級最低,可以在前面二者申請時被掛起,只有當(dāng)前二者不再需要總線時,才可以分配到總線的使用權(quán)。

4.2 數(shù)據(jù)接收
數(shù)據(jù)接收單元除了需要同步判決、串并轉(zhuǎn)換之外,還要確定一行中哪些數(shù)據(jù)需要本控制器處理。控制器截取每行中第128×ID-128×(ID+1)-1列的數(shù)據(jù),同時將ID號加1,其他數(shù)據(jù)原樣輸出,送給下一級控制器。這樣的控制方法比常用的撥碼開關(guān)法更加靈活可靠。

4.3 Gamma校正和交織
Gamma校正可以使LED顯示效果更接近于人眼的生理特性,而且由于PXA255輸出的是8位數(shù)據(jù),需要將其校正為12位,大大提高了顯示的對比度。由于LED顯示控制器采用逐位顯示的方法,輸入的數(shù)據(jù)與輸出到LED顯示屏上的數(shù)據(jù)組織形式不一樣:前者按像素點排列,而后者則按像素數(shù)值的不同位數(shù)組織。

4.4 控制輸出
12位數(shù)據(jù)顯示的時間分別為(64,32,16,8,4,2,1,1/2,1/4,1/8,1/16,1/32) * 128 * Tsclk,其中Tsclk為串行移位時鐘。交織之后,不同權(quán)重的數(shù)據(jù)顯示信號顯示有效時間不同,即可達(dá)到顯示的效果。
總線調(diào)度器將交織后的數(shù)據(jù)寫入本模塊的FIFO。由模塊內(nèi)部生成讀取該FIFO的控制信號,并對其進(jìn)行計數(shù)。模塊內(nèi)需要對移位個數(shù)及權(quán)重進(jìn)行計數(shù),以決定發(fā)出鎖存信號及顯示信號的有效時間。

5 結(jié)論
實驗測試結(jié)果表明,該亮度合適,使用分辨率細(xì)膩(64G色),場掃描頻率高(約400 Hz),像素高(320×240點),可用于戶外廣播級應(yīng)用。該設(shè)計通過逐點調(diào)節(jié)亮度,從而可以使采購廠商放寬LED在亮度和顏色方面的要求,LED采購的成本也隨之降低,從8位增至12位使圖像的顏色等級大大增加,特別在低亮度區(qū)可使圖像完美再現(xiàn),而Gamma校正則使LED顯示屏所進(jìn)行的亮度變換更符合人眼的生理特點。此外,除接收來自的信號外,還可通過HDMI接口接收來自機頂盒的數(shù)據(jù)信號,有廣闊的市場應(yīng)用前景。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉