新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > AMI Semiconductor繼續(xù)領(lǐng)跑FPGA-to-ASIC轉(zhuǎn)換行業(yè)

AMI Semiconductor繼續(xù)領(lǐng)跑FPGA-to-ASIC轉(zhuǎn)換行業(yè)

——
作者:電子產(chǎn)品世界 時(shí)間:2006-11-17 來(lái)源:eepw 收藏

 

現(xiàn)在轉(zhuǎn)換90nm Xilinx和Altera 


 , Inc. (S) 今日宣布,它已具備將1.2伏90nm 轉(zhuǎn)換為基于單元的130nm ASIC的能力。有了這種能力的支持,OEM就能從昂貴的高密原型制作轉(zhuǎn)到更節(jié)省成本的ASIC生產(chǎn)。
S是首家供應(yīng)Altera和Xilinx 90nm FPGA所用嵌入式替換組件的公司,主要面向通信(有線及無(wú)線通信和數(shù)據(jù)通信)和軍事/商業(yè)電子設(shè)備應(yīng)用市場(chǎng)。 AMIS ASIC與原始FPGA的內(nèi)核電壓、組件及IP相匹配,降低了客戶從原型制作向生產(chǎn)硅片轉(zhuǎn)變時(shí)的成本和芯片的功耗。  
“許多設(shè)計(jì)工程師選擇FPGA用于原型制作,但是產(chǎn)品一經(jīng)準(zhǔn)備進(jìn)入生產(chǎn)階段,他們就會(huì)發(fā)現(xiàn),轉(zhuǎn)換到節(jié)省成本的ASIC也是相當(dāng)棘手、耗時(shí)和昂貴的。作為擁有靈活設(shè)計(jì)接口和關(guān)鍵IP功能的合作伙伴,我們能夠消除嵌入式轉(zhuǎn)換的辛苦繁難,”AMI  結(jié)構(gòu)化數(shù)字產(chǎn)品高級(jí)副總裁Mike O’Neill說(shuō),“越來(lái)越多的客戶采用我們的混合設(shè)計(jì)流程,將FPGA子系統(tǒng)原型與ASIC IP相結(jié)合,創(chuàng)建高度集成的ASIC解決方案。”
AMI  的標(biāo)準(zhǔn)單元產(chǎn)品技術(shù)支持廣泛的I/O標(biāo)準(zhǔn),包括SSTL、HSTL、LVPECL和LVDS。存儲(chǔ)器編譯器與帶集成BIST和冗余的寄存器文件存儲(chǔ)器支持廣泛的尺寸和應(yīng)用。將高速低抖動(dòng)PLL與時(shí)鐘樹生成整合起來(lái),支持高性能系統(tǒng)運(yùn)行。采用DLL技術(shù)的先進(jìn)數(shù)字時(shí)鐘管理功能,將完善FPGA時(shí)序發(fā)生器的轉(zhuǎn)換能力。DDR2 PHY和控制器與行業(yè)標(biāo)準(zhǔn)的片外存儲(chǔ)器相連結(jié)。以2.5Gbps運(yùn)行的PCI-Express SerDes,將通過(guò)PIPE接口在物理層到處理層范圍內(nèi)獲得支持。全部32-bit處理器和支持性外圍設(shè)備均可用于實(shí)現(xiàn)產(chǎn)品功能。IP產(chǎn)品組合也逐漸增多,將包括Gigabit Ethernet、XAUI、USB 2.0以及其他高速接口。
除支持傳統(tǒng)的RTL設(shè)計(jì)流程外,該技術(shù)還接受來(lái)自多種信源的輸入,包括針對(duì)其他ASIC和FPGA技術(shù)的RTL設(shè)計(jì)和網(wǎng)表。AMI Semiconductor的混合設(shè)計(jì)流程包括全速測(cè)試、存儲(chǔ)器BIST、時(shí)序驅(qū)動(dòng)布局、時(shí)鐘樹生成及信號(hào)完整性檢驗(yàn)等全部可測(cè)試性設(shè)計(jì)(DFT) 能力。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉