新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > AMI Semiconductor繼續(xù)領跑FPGA-to-ASIC轉換行業(yè)

AMI Semiconductor繼續(xù)領跑FPGA-to-ASIC轉換行業(yè)

——
作者:電子產(chǎn)品世界 時間:2006-11-17 來源:eepw 收藏

 

現(xiàn)在轉換90nm Xilinx和Altera 


 , Inc. (S) 今日宣布,它已具備將1.2伏90nm 轉換為基于單元的130nm ASIC的能力。有了這種能力的支持,OEM就能從昂貴的高密原型制作轉到更節(jié)省成本的ASIC生產(chǎn)。
S是首家供應Altera和Xilinx 90nm FPGA所用嵌入式替換組件的公司,主要面向通信(有線及無線通信和數(shù)據(jù)通信)和軍事/商業(yè)電子設備應用市場。 AMIS ASIC與原始FPGA的內(nèi)核電壓、組件及IP相匹配,降低了客戶從原型制作向生產(chǎn)硅片轉變時的成本和芯片的功耗。  
“許多設計工程師選擇FPGA用于原型制作,但是產(chǎn)品一經(jīng)準備進入生產(chǎn)階段,他們就會發(fā)現(xiàn),轉換到節(jié)省成本的ASIC也是相當棘手、耗時和昂貴的。作為擁有靈活設計接口和關鍵IP功能的合作伙伴,我們能夠消除嵌入式轉換的辛苦繁難,”AMI  結構化數(shù)字產(chǎn)品高級副總裁Mike O’Neill說,“越來越多的客戶采用我們的混合設計流程,將FPGA子系統(tǒng)原型與ASIC IP相結合,創(chuàng)建高度集成的ASIC解決方案。”
AMI  的標準單元產(chǎn)品技術支持廣泛的I/O標準,包括SSTL、HSTL、LVPECL和LVDS。存儲器編譯器與帶集成BIST和冗余的寄存器文件存儲器支持廣泛的尺寸和應用。將高速低抖動PLL與時鐘樹生成整合起來,支持高性能系統(tǒng)運行。采用DLL技術的先進數(shù)字時鐘管理功能,將完善FPGA時序發(fā)生器的轉換能力。DDR2 PHY和控制器與行業(yè)標準的片外存儲器相連結。以2.5Gbps運行的PCI-Express SerDes,將通過PIPE接口在物理層到處理層范圍內(nèi)獲得支持。全部32-bit處理器和支持性外圍設備均可用于實現(xiàn)產(chǎn)品功能。IP產(chǎn)品組合也逐漸增多,將包括Gigabit Ethernet、XAUI、USB 2.0以及其他高速接口。
除支持傳統(tǒng)的RTL設計流程外,該技術還接受來自多種信源的輸入,包括針對其他ASIC和FPGA技術的RTL設計和網(wǎng)表。AMI Semiconductor的混合設計流程包括全速測試、存儲器BIST、時序驅動布局、時鐘樹生成及信號完整性檢驗等全部可測試性設計(DFT) 能力。



評論


相關推薦

技術專區(qū)

關閉