新聞中心

EEPW首頁 > 汽車電子 > 設計應用 > 基于DSP的正弦信號發(fā)生器設計

基于DSP的正弦信號發(fā)生器設計

——
作者:宋萌 北京交通大學電氣工程學院 時間:2006-12-28 來源:電子元器件應用 收藏
引言

是信號中最常見的一種,它能輸出一個幅度可調、頻率可調的正弦信號,在這些信號發(fā)生器中,又以低頻最為常用,在科學研究及生產實踐中均有著廣泛應用。

目前,常用的信號發(fā)生器絕大部分是由模擬電路構成的,當這種模擬信號發(fā)生器用于低頻信號輸出往往需要的RC值很大,這樣不但參數(shù)準確度難以保證,而且體積大和功耗都很大,而由數(shù)字電路構成的低頻信號發(fā)生器,雖然其低頻性能好但體積較大,價格較貴,而本文借助運算速度高,系統(tǒng)集成度強的優(yōu)勢設計的這種信號發(fā)生器,比以前的數(shù)字式信號發(fā)生器具有速度更快,且實現(xiàn)更加簡便。

系統(tǒng)原理

一般的采樣型SPWM法分自然采樣法和規(guī)則采樣法,自然采樣法是將基準正弦波與一個載波三角波相比較,由兩者的交點決定開關模式的方法。由于自然采樣法得到的數(shù)學模型需要解超越方程,因而并不適合微控制器進行實時控制,又因為實踐檢驗對稱波形比非對稱波形在三相電的相電流中引起的諧波失真小,所以我們使用對稱規(guī)則采樣法作為本系統(tǒng)的數(shù)學模型。

這里說明一下使用TI公司的芯片TMS320LF2407(以下簡稱2407)來產生PWM信號的原理:由于產生一個PWM信號需要有一個適合的定時器來重復產生一個與PWM周期相同的計數(shù)周期,并用一個比較寄存器來保持調制值,因此,比較寄存器的值應不斷與定時寄存器的值相比較,這樣,當兩個值相匹配時,就會在響應的輸出上產生一個轉換(從低到高或從高到低),從而產生輸出脈沖,輸出的開啟(或關閉)時間與被調制的數(shù)值成正比,因此,改變調制數(shù)值,相關引腳上輸出的脈沖信號的寬度也將隨之改變。

通過TMS320LF2407的事件管理器模塊可以產生一定占空比的PWM脈沖信號,而使用其中的通用定時器、全比較單元和單比較單元則均可發(fā)出PWM脈沖,由的PWM口可輸出一系列等幅不等寬的PWM波形信號,這些信號再經過外圍一系列調理電路的變換之后,便可以得到所需要的三相交流正弦波信號了。事實上,在硬件上,DSP有兩個設計一樣的事件管理模塊(EVA/EVB),每一個事件管理模塊都有6個PWM輸出口,故可輸出兩組三相SPWM波,一般均可滿足通常的設計需要。

系統(tǒng)硬件組成

基于DSP的信號發(fā)生器的硬件結構圖如圖1所示,它主要由DSP主控制器,輸出D/A通道和人機界面等幾個主要部分組成。

◇ 控制器部分

本系統(tǒng)采用TI公司的TMS320LF2407 DSP處理器,該器件具有外設集成度高,程序存儲器容量大,A/D轉換精度高,運算速度高,I/O口資源豐富等特點,芯片內部集成有32KB的FLASH程序存儲器、2KB的數(shù)據(jù)/程序RAM,兩個事件管理器模塊(EVE和EVB)、16通道A/D轉換器、看門狗定時器模塊、16位的串行外設接口(SPI)模塊、40個可單獨編程或復用的通用輸入輸出引腳(GPIO)以及5個外部中斷和系統(tǒng)監(jiān)視模塊。

TMS320LF2407芯片中的事件管理模塊(EV)是一個非常重要的組成部分。SPWM波形的產生和輸出就是由這一部分完成的,它由兩個完全相同的模塊(EVA和EVB)組成,每個模塊都含有2個通用定時器、3個比較器、6至8個PWM發(fā)生器、3個捕獲單元和2個正交脈沖編碼電路(QEP)。由于TMS320LF2407有544字的雙口RAM(DARAM)和2K字的單口RAM(SARAM);而本系統(tǒng)的程序僅有幾KB,且所用RAM也不多,因此不用考慮存儲器的擴展問題,而對于TMS320LF2407的I/O擴展問題,由于TMS320LF2407器件有多達40個通用、雙向的數(shù)字I/O(GPIO)引腳,且其中大多數(shù)的基本功能和一般I/O復用的引腳,而實際上,本系統(tǒng)只需要17路I/O信號,這樣,就可以為系統(tǒng)剩余50%多的I/O資源,因此可以說,該方案既不算浪費系統(tǒng)資源,也為系統(tǒng)今后的升級留有余地。

◇ 輸出D/A通道部分

本系統(tǒng)的輸出通道部分主要負責實現(xiàn)波形的輸出,此通道的入口為TMS320LF2407的PWM8口,可輸出SPWM等幅脈沖波形,出口為系統(tǒng)的輸出端,這樣,經過一系列的中間環(huán)節(jié),便可將PWM脈沖波轉化為交流正弦波形,從而實現(xiàn)正弦波的輸出,其原理框圖如圖2所示。

圖2中的緩沖電路的作用是對PWM口輸出的數(shù)字量進行緩沖,并將電壓拉高到5V左右,以供后級模擬電路濾波使用。這一部分電路由兩個芯片組成。一片用三態(tài)緩沖器,由于PWM口的輸出為3.3V的TTL電平,這樣,在設計時就應當選用輸入具有5V的TTL輸入,CMOS輸出電平的轉換芯片(如TI公司的74HCT04);另一片則可選用TOSHIBA公司出品的光電耦合器6N137;輸出端連接的5V精密穩(wěn)壓電源可選用BURR-BROWN公司生產的REF02型精密穩(wěn)壓電源,以輸出標準的5V電壓。

系統(tǒng)中的減法電路的主要作用是把0-10V直流脈動信號的轉換成-5~+5V的正弦交流信號,并使其電壓增益為1。設計使可利用差分式電路來實現(xiàn)其功能,為了簡化電路,可以選用較為常用的AD公司的AD524,并將AD524接成電壓跟隨器的形式,同時適當?shù)倪x取電阻以滿足要求,此外,為了使產生的正弦波信號具有2-5mA的驅動能力,可選用AD624來構成末級的信號放大電路。AD624是高精度低噪聲儀用放大器,若外接一只增益電阻,即可得到1-1000之間的任意增益值,其誤差小于1%。由于AD624的建立時間只有15μs,所以它非常適宜在高速數(shù)據(jù)采集系統(tǒng)中使用。

◇ 人機接口部分

(1)驅動器設計

位驅動器電路由兩片集成電路組成,即由位驅動的CMOS芯片和將TTL電平轉換成CMOS電平的電平轉換芯片組成,電平轉換芯片可以和輸出通道的電平轉換芯片共用一片74HCT244(本部分使用4路,輸出通道使用3路),其主要作用是對DSP輸出的3.3V TTL電平與5V CMOS電平進行匹配,從而帶動具有CMOS電平的位驅動器,根據(jù)動態(tài)掃描顯示的要求,位驅動器需要選用每路輸出吸收電流都要大于200mA的芯片,因此,本設計選用了TI公司的74LS06來做LED的大電流驅動器件。

(2)鍵盤設計

本系統(tǒng)選用四個獨立式按鍵,分別接入PF3-PF6口,并使用四個220Ω上拉電阻接VCC。所謂獨立式,就是將每一個獨立鍵按一對一地直接接到I/O輸入線上,而在讀鍵值時,直接讀I/O口,每一個鍵的狀態(tài)通過讀入鍵值的一位(二進制位)來反應,所以這種方式也稱為一維直讀方式,這種方式的查鍵軟件比較簡單,但占用I/O線較多,一般在鍵的數(shù)量較少時采用,不過,由于DSP芯片有足夠的I/O接口可供使用,因而可大大方便設計,設計時可以充分利用這一特點來連接硬件,至于按鍵的削抖動措施,則可在軟件中完成。

系統(tǒng)軟件設計

本系統(tǒng)軟件可以按照模塊化設計思想來編寫,包括主程序、常數(shù)計算程序、占空比計算程序和相應的一些功能子程序,主程序用于調用各功能子程序、初始化變量、查詢鍵盤、判斷顯示數(shù)據(jù)是否需要刷新、同時判斷一個脈沖是否完成發(fā)送等工作,具體方案見圖3所示的流程圖。

在程序中,應在第N-1個脈沖周期里計算占空比,并在第N個脈沖周期里輸出波形,這就要求在設計時要在一個脈沖周期內完成計算,如果選用20MHz的晶振,那么,在一倍頻下,執(zhí)行一條執(zhí)行只需50ns,若輸出400Hz的正弦波,即每一個周期(即2.5ms)要輸出200個脈沖,這樣,也就是說,一個脈沖需要12.5μs(相當于12500/50=250條指令)。而執(zhí)行一個占空比的計算程序只需要幾十條指令,這種算法從軟件開銷上考慮是可以實現(xiàn)的。

結束語

基于DSP實現(xiàn)的這種信號發(fā)生器充分發(fā)揮了DSP器件的主要性能優(yōu)勢,它比傳統(tǒng)的信號發(fā)生器具有一定的獨到之處,它編程靈活、操作簡單,體積小巧,電路結構簡單,使用方便,而且還有許多可擴展的功能,故其使用面更加寬廣,鑒于DSP具有較高的性價比,且利用DSP作為主控制器來提高傳統(tǒng)產品的性能已成為大勢所趨。因此,本系統(tǒng)的應用對提高工程及教學實驗水平具有重要的意義。



評論


相關推薦

技術專區(qū)

關閉