新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 關(guān)于不同類型的時(shí)鐘討論

關(guān)于不同類型的時(shí)鐘討論

作者: 時(shí)間:2012-05-15 來源:網(wǎng)絡(luò) 收藏

  關(guān)于時(shí)鐘的討論

  關(guān)于時(shí)鐘的討論

  圖2 “與”門門控

  關(guān)于時(shí)鐘的討論

  關(guān)于時(shí)鐘的討論

  圖3 “或”門門控

  圖2和圖3 的波形圖顯示出有關(guān)的建立時(shí)間和保持時(shí)間的要求。這兩個(gè)設(shè)計(jì)項(xiàng)目的地址線必須在保持有效的整個(gè)期間內(nèi)保持穩(wěn)定(nWR和nWE是低電平有效)。如果地址線在規(guī)定的時(shí)間內(nèi)未保持穩(wěn)定,則在時(shí)鐘上會出現(xiàn)毛刺,造成觸發(fā)器發(fā)生錯(cuò)誤的狀態(tài)變化。另一方面,數(shù)據(jù)引腳D[1..n]只要求在nWR和nWE的有效邊沿處滿足標(biāo)準(zhǔn)的建立和保持時(shí)間的規(guī)定。

  我們往往可以將門控時(shí)鐘轉(zhuǎn)換成全局時(shí)鐘以改善設(shè)計(jì)項(xiàng)目的可靠性。圖4 示出如何用全局時(shí)鐘重新設(shè)計(jì) 圖2 的電路。地址線在控制D觸發(fā)器的使能輸入,許多PLD設(shè)計(jì)軟件,如MAX PLUSII軟件都提供這種帶使能端的D觸發(fā)器。當(dāng)ENA為高電平時(shí),D輸入端的值被鐘控到觸發(fā)器中:當(dāng)ENA為低電平時(shí),維持現(xiàn)在的狀態(tài)。

  關(guān)于時(shí)鐘的討論

  關(guān)于時(shí)鐘的討論

  圖4 “與”門門控時(shí)鐘轉(zhuǎn)化成全局時(shí)鐘

  圖4 中重新設(shè)計(jì)的電路的定時(shí)波形表明地址線不需要在nWR有效的整個(gè)期間內(nèi)保持穩(wěn)定;而只要求它們和數(shù)據(jù)引腳一樣符合同樣的建立和保持時(shí)間,這樣對地址線的要求就少很多。

  圖5給出一個(gè)不可靠的門控時(shí)鐘的例子。3位同步加法計(jì)數(shù)器的RCO輸出用來鐘控觸發(fā)器。然而,計(jì)數(shù)器給出的多個(gè)輸入起到時(shí)鐘的作用,這違反了可靠門控時(shí)鐘所需的條件之一。在產(chǎn)生RCO信號的觸發(fā)器中,沒有一個(gè)能考慮為實(shí)際的時(shí)鐘線,這是因?yàn)樗杏|發(fā)器在幾乎相同的時(shí)刻發(fā)生翻轉(zhuǎn)。而我們并不能保證在PLD/FPGA內(nèi)部QA,QB,QC到D觸發(fā)器的布線長短一致,因此,如圖5 的時(shí)間波形所示,在器從3計(jì)到4時(shí),RCO線上會出現(xiàn)毛刺(假設(shè)QC到D觸發(fā)器的路徑較短,即QC的輸出先翻轉(zhuǎn))。

  關(guān)于時(shí)鐘的討論

  圖5 不可靠的門控時(shí)鐘

 ?。ǘ〞r(shí)波形示出在計(jì)數(shù)器從3到4改變時(shí),RCO信號如何出現(xiàn)毛刺的)

  圖6 給出一種可靠的全局鐘控的電路,它是圖5不可靠計(jì)數(shù)器電路的改進(jìn),RCO控制D觸發(fā)器的使能輸入。這個(gè)改進(jìn)不需要增加PLD的邏輯單元。

  關(guān)于時(shí)鐘的討論

  圖6 不可靠的門控時(shí)鐘轉(zhuǎn)換為全局時(shí)鐘

  (這個(gè)電路等效于圖5電路,但卻可靠的多)


上一頁 1 2 下一頁

關(guān)鍵詞: 時(shí)鐘

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉