新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > PLL-VCO設(shè)計(jì)及制作

PLL-VCO設(shè)計(jì)及制作

作者: 時(shí)間:2010-05-28 來(lái)源:網(wǎng)絡(luò) 收藏

(VCO電路與緩沖放大器的工作原理電壓為12V。為了提高M(jìn)C145163P的工作原理頻率,將電源電壓提高至9V。)

本文引用地址:http://butianyuan.cn/article/188023.htm

VCO電路的設(shè)計(jì)
VCO電路為使用上章的備注欄所介紹的庫(kù)拉普振蕩電路。
將線圈與電容組合,使達(dá)到設(shè)計(jì)規(guī)格的40M~60MHz。
線圈為使用FCZ50-10S。此一線圈的標(biāo)準(zhǔn)電感量為0.68μH,但是,在此將鐵芯做稍微調(diào)偏,使電感量減小。
所組合的可變電容二極管為使用1SVl6l。圖6所示的為1SV161所加上的電壓:電容量的VR-C特性。1SV16l為CATV調(diào)諧器的電子調(diào)諧用,其容量變化比為Cmin(VR=2V)/Cmax(VR=25V)=10.5。此所使用的可變電容的控制電壓(逆向電壓VR)為在1~8V的范圍。

(為了能夠做寬廣范圍的諧振頻率設(shè)定,選擇容量比較大的可變電容二極管。頻率范圍為數(shù)MHz時(shí),可將串聯(lián)的電容器由1000pF變更為100pF。)

基板的制作輿調(diào)整
圖7所示的為所制作的印刷電路基板。圖(a)為零件配置圖,圖(b)為印刷電路基板圖樣。將PLL用IC,VCO,緩沖放大器配置在一塊印刷電路基板上。
從PLL用IC會(huì)產(chǎn)生數(shù)字電路的噪聲,因此,應(yīng)該將PLL部與VCO電路,緩沖放大器使用個(gè)別的基板作成;但是,在此為混合在一個(gè)基板上。
在此一基板上,使用接地銅箔將PLL用IC與其它高頻電路分離,并且將電源也成為個(gè)別系統(tǒng),以減少數(shù)字電路的影響。
VCO電路與緩沖放大電路的銅箔也使用稍粗的圖樣。
調(diào)整的步驟如下所述。
▲將PLL鎖栓
電路為受到反饋控制的狀態(tài),稱之為鎖栓(Lock)。首先,假設(shè)數(shù)字設(shè)定SW的顯示為5000。此時(shí),如果PLL被鎖栓,則MC145163P的LD端子(28端子)會(huì)成為″H″輸出,LED會(huì)發(fā)光。PLL-VCO基板的制作輿調(diào)整
圖7所示的為所制作的PLL-VCO印刷電路基板。圖(a)為零件配置圖,圖(b)為印刷電路基板圖樣。將PLL用IC,VCO,緩沖放大器配置在一塊印刷電路基板上。
從PLL用IC會(huì)產(chǎn)生數(shù)字電路的噪聲,因此,應(yīng)該將PLL部與VCO電路,緩沖放大器使用個(gè)別的基板作成;但是,在此為混合在一個(gè)基板上。
在此一基板上,使用接地銅箔將PLL用IC與其它高頻電路分離,并且將電源也成為個(gè)別系統(tǒng),以減少數(shù)字電路的影響。
VCO電路與緩沖放大電路的銅箔也使用稍粗的圖樣。
調(diào)整的步驟如下所述。



關(guān)鍵詞: PLL-VCO

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉