新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > PLL-VCO設(shè)計(jì)及制作

PLL-VCO設(shè)計(jì)及制作

作者: 時(shí)間:2010-05-28 來源:網(wǎng)絡(luò) 收藏

圖7 電路的印刷電路基板
(數(shù)字電路與類此電路(高頻率)為混在一起,
但是,利用銅箔配置的設(shè)計(jì),將兩者分開。信號(hào)線為用接地銅箔包圍隔離之。)
如果偏離鎖栓狀態(tài)時(shí),LD端子會(huì)成為L(zhǎng)脈波輸出,因此,LED會(huì)稍微暗下來。在偏離鎖栓狀態(tài)下,可以稍微調(diào)整線圈T1,T2的鐵芯,使成為鎖栓狀態(tài)。
接著,如圖8所示,利用高頻率測(cè)試棒檢出輸出端子的電壓,然.后再調(diào)整T2的鐵芯,使電壓成為最大。此一高頻率測(cè)試棒可以使用第8章所制作的。
▲振蕩頻率范圍調(diào)整
此為振蕩頻率范圍為45M~55MHz的調(diào)整例子。將數(shù)字設(shè)定用SW設(shè)定為4500,調(diào)整T1的鐵芯,使可變電容二極管的電壓Vr成為2V。
接著,將數(shù)字設(shè)定用SW設(shè)定為5500,確認(rèn)Vr是否成為4~6V。
圖9所示的為連接470Ω的負(fù)載,將T2的諧振點(diǎn)調(diào)整至52MHz,觀察可變電容二極管的電壓與頻率變化的情形。VCO的振蕩頻率即使在38M~68MHz變化,也會(huì)使頻率鎖栓。
實(shí)際上,振蕩頻率的寬幅為在l0MHz以內(nèi)使用,使T2在中心頻率發(fā)生諧振。
PLL電路廣被使用于AV產(chǎn)品上。而且由于PLL電路的LSI化,使電路制作很簡(jiǎn)單。此所使用的MCl45163P為較容易取得的PLL用IC之一。

圖9 可變電容二極管的電壓與頻率,輸出電壓的關(guān)系
(輸出電壓的變化會(huì)受T2諧振特性的影響。將T2與10pF組合而變化之,諧振電路的Q值愈低,輸出電壓會(huì)愈成為平坦。)


上一頁 1 2 3 4 下一頁

關(guān)鍵詞: PLL-VCO

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉