新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于FPGA和LVDS技術(shù)的光纜傳輸技術(shù)

基于FPGA和LVDS技術(shù)的光纜傳輸技術(shù)

作者: 時(shí)間:2009-04-27 來(lái)源:網(wǎng)絡(luò) 收藏

6 試驗(yàn)結(jié)果
為了測(cè)試最終效果,在發(fā)送電路和接收電路之間用不同長(zhǎng)度的單模光纖連接,系統(tǒng)上電后,發(fā)送端發(fā)送數(shù)據(jù)速度為20 Mb/s,使用示波器捕獲接收端數(shù)據(jù)波形,并進(jìn)行對(duì)比,實(shí)驗(yàn)結(jié)果記錄如表1所列。圖4和圖5分別給出100 m和300 m的數(shù)據(jù)波形。由數(shù)據(jù)波形圖知,在傳輸過(guò)程中,波形畸變非常小,沒(méi)有出現(xiàn)誤碼和丟數(shù)的現(xiàn)象,完全滿足系統(tǒng)要求。

7 結(jié)語(yǔ)
本文所述長(zhǎng)線傳輸方案具有電路設(shè)計(jì)簡(jiǎn)單,傳輸速度快,傳輸距離遠(yuǎn)的優(yōu)點(diǎn),并且對(duì)傳輸速度能夠自適應(yīng),在需遠(yuǎn)距離傳輸?shù)沫h(huán)境中有廣闊的應(yīng)用前景。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA LVDS 光纜 傳輸技術(shù)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉