新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > LVDS信號(hào)的PCB設(shè)計(jì)和仿真分析

LVDS信號(hào)的PCB設(shè)計(jì)和仿真分析

作者: 時(shí)間:2012-06-27 來(lái)源:網(wǎng)絡(luò) 收藏

2.1 板疊層設(shè)計(jì)
使用Cadence16.3的SI工具進(jìn)行完整性的仿真。
設(shè)計(jì)采用6層板的疊層結(jié)構(gòu),經(jīng)過(guò)合理安排疊層厚度,通過(guò)Allegro計(jì)算,表面微帶線寬6 mil線間距6 mil時(shí),阻抗理論計(jì)算值分別為103和99.4 Ω。符合阻抗控制要求。內(nèi)層沒(méi)有走差分線,線寬設(shè)置為5 mil。

本文引用地址:http://butianyuan.cn/article/190197.htm

b.JPG


2.2 差分對(duì)的波形分析
線之間的等距是為保證兩者差分阻抗一致,減少反射。差分對(duì)的兩條線之間要保持平行,防止耦合共模干擾。在疊層設(shè)置中,保持平行是為了保持阻抗連續(xù),否則會(huì)產(chǎn)生延遲和抖動(dòng)。通過(guò)S參數(shù)分析差分對(duì)阻抗(Differential Impedance)。從仿真如圖3所示,S11在0~3.0 GHz的頻域范圍內(nèi),其最劣化的指標(biāo)為:-16.770 dB以下,S22(虛線的曲線)也不劣于-17 dB。這說(shuō)明該差分對(duì)的差分阻抗連續(xù)性很好。

d.JPG

c.JPG


通過(guò)Hspice的IN,OUT仿真,可以看出差分對(duì)良好的對(duì)稱性。

3 結(jié)束語(yǔ)
在航天軍工等方面具有廣泛的應(yīng)用,但是由于完整性的問(wèn)題考慮不夠,經(jīng)常出現(xiàn)設(shè)計(jì)問(wèn)題,文中從基于LVDS的高速信號(hào)下載器的約束設(shè)計(jì)進(jìn)行論述,通過(guò)仿真研究,達(dá)到了設(shè)計(jì)目的。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: LVDS PCB 信號(hào) 仿真分析

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉