新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 以FPGA為基礎(chǔ)的SoC驗證平臺 自動化電路仿真?zhèn)慑e功

以FPGA為基礎(chǔ)的SoC驗證平臺 自動化電路仿真?zhèn)慑e功

作者: 時間:2011-08-18 來源:網(wǎng)絡(luò) 收藏

此外,觀察額外的關(guān)鍵訊號是偵錯時必需的,但這些訊號多半不在原始探測清單中。工研院工程師透過Probe Visualizer迅速的探測ECO流程,在10分鐘內(nèi)就可新增10個新訊號,而且不用重新編譯整個設(shè)計。相對傳統(tǒng)的偵錯方法需要在RTL拖曳新訊號,并且針對這個特定的設(shè)計重新執(zhí)行合成(synthesis )以及布局與繞線作業(yè),約需花上2至3個小時,因此這方面的革新省下了大量的時間。

工程師能夠輕松地將 所需額外的RTL探測訊號由Verdi偵錯環(huán)境拖曳至Probe Visualizer。這套系統(tǒng)會自動建立RTL至邏輯閘層(RTL-to-gate level)的訊號對應(yīng)關(guān)系,所以可直接在 布局與繞線檔案上迅速執(zhí)行部份繞線作業(yè)來看到新增的探測訊號,大幅縮短偵錯作業(yè)時間,所以能在短時間內(nèi)處理多重偵錯工作階段 (debug session)。而對設(shè)計中使用的“黑盒子”IP區(qū)塊,也只需EDIF名稱,就可以進(jìn)行探測ECO流程。

評估結(jié)果

工研院工程師在修正問題并成功試產(chǎn)設(shè)計之后,檢討了項目實際耗費的時間,并評估了這個新的 原型驗證方法的成果。

進(jìn)行RTL設(shè)計、仿真、通訊協(xié)議驗證與設(shè)計實現(xiàn)的時間約為2個月。在驅(qū)動程序移植(driver porting )上所花費的時間則短了許多,大約只有2個星期。工程師隨后又花了2個月的時間進(jìn)行驗證作業(yè),試圖透過硬件邏輯分析器檢查 FPGA 內(nèi)部訊號解決音效問題,同時也在音效驅(qū)動程序中增加觀察點,以連結(jié)并企圖找出問題。這種傳統(tǒng)的FPGA偵錯方法,需要的時間和設(shè)計研發(fā)的時間一樣長,然而對工研院團(tuán)隊而言,相當(dāng)令人沮喪的是結(jié)果仍然一無所獲。不過,在經(jīng)過思源科技提供的應(yīng)用軟件教育訓(xùn)練/支持課程及一星期的實作經(jīng)驗后,工研院工程師使用ProtoLink Probe Visualizer,在短短一星期的時間內(nèi)就厘清了兩大問題!

對工研院而言,ProtoLink Probe Visualizer是一種相當(dāng)有效的FPGA原型板偵錯方法。工程師再也不必局限在傳統(tǒng)的偵錯方法,而且在實時應(yīng)用軟件中增加觀察點也可能會造成其它問題。透過維持原有軟件并監(jiān)測更多FPGA訊號在數(shù)百萬時脈周期內(nèi)的實時RTL行為,使用者可以獲得所需的能見度,更完美的掌握、更輕松地偵錯設(shè)計的問題。

未標(biāo)題-2.jpg

總合來說,思源科技Probe Visualizer透過以軟件為的創(chuàng)新方法,改變了原型板驗證的方法,實現(xiàn)豐富、實時的設(shè)計能見度,并且讓原型板能使用Verdi的偵錯威力,使原型板偵錯時間比傳統(tǒng)的方法大幅縮短一半。這種偵錯作業(yè)生產(chǎn)力與整體驗證效率的提升,不僅能協(xié)助工研院在更早期的研發(fā)流程中配置FPGA原型,并且能迅速移轉(zhuǎn)至搭載最新FPGA技術(shù)的新一代原型板上,充分運用最新FPGA技術(shù)的優(yōu)勢。


上一頁 1 2 下一頁

關(guān)鍵詞: FPGA SoC 基礎(chǔ) 電路仿真

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉