新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 某探測(cè)系統(tǒng)的電磁兼容性探討

某探測(cè)系統(tǒng)的電磁兼容性探討

作者: 時(shí)間:2011-03-19 來(lái)源:網(wǎng)絡(luò) 收藏

本文引用地址:http://butianyuan.cn/article/191300.htm

3.3 結(jié)果

為防止的強(qiáng)電輔助部分對(duì)弱電探測(cè)部分通過共一個(gè)電源產(chǎn)生的干擾,而對(duì)這兩部分的供電采用了隔離措施。

當(dāng)采取了上述改進(jìn)措施后,在探測(cè)元件無(wú)輸入信號(hào)時(shí),測(cè)量放大器的輸出信號(hào)示波圖如圖8所示。示波圖顯示放大器的輸出干擾信號(hào)峰—峰值為2.72mV,有了很大的改善。

圖8 加強(qiáng)電磁屏蔽后放大器的輸出信號(hào)示波圖

4 結(jié)語(yǔ)

由于我們對(duì)該,分系統(tǒng)和元器件的分析預(yù)測(cè)不夠充分,采取的電磁兼容設(shè)計(jì)不夠完善,導(dǎo)致該初樣工作不正常。通過對(duì)其上的電磁干擾信號(hào)進(jìn)行測(cè)量和分析,有針對(duì)性地采取了措施后,保證了該探測(cè)系統(tǒng)正樣的正常工作。但是,卻花費(fèi)了我們很多的時(shí)間和精力,也浪費(fèi)了不少經(jīng)費(fèi)。其教訓(xùn)是非常深刻的,同時(shí)也讓我們對(duì)工作更加重視。

綜上所述,我們對(duì)干擾源采取了如下電磁兼容性措施:

1)加裝功率因數(shù)校正環(huán)節(jié),抑制由于工頻電流波形的畸變而產(chǎn)生的大量諧波在電源線上傳導(dǎo)發(fā)射;

2)輔助部分的驅(qū)動(dòng)電源采用電流過零時(shí)變化率較小的電源,比如線性純正弦波電源;

3)為防止探測(cè)系統(tǒng)的強(qiáng)電部分對(duì)弱電探測(cè)部分通過共一個(gè)電源產(chǎn)生的干擾,對(duì)這兩部分的供電增加隔離措施。

對(duì)干擾傳播路徑采取了如下電磁兼容性措施:

1)在供電進(jìn)線處安裝開關(guān)電源濾波器;

2)加強(qiáng)電磁屏蔽,以防空間的電磁場(chǎng)輻射耦合到該探測(cè)系統(tǒng)中,并注意電磁屏蔽的完整性和良好的接地措施;

3)對(duì)該探測(cè)系統(tǒng)的接地進(jìn)行了改進(jìn)設(shè)計(jì),特別注意了低電平電路、信號(hào)檢測(cè)電路、傳感器輸入電路和前級(jí)放大電路的接地設(shè)計(jì)。

為了提高電氣設(shè)備的電磁兼容性能,必須從開始設(shè)計(jì)時(shí)就給予足夠的重視。要充分分析電氣設(shè)備可能存在的電磁干擾源及性質(zhì),電磁干擾可能傳播的路徑及易接收電磁干擾的電磁敏感電路和器件。從而在設(shè)計(jì)時(shí)采取相應(yīng)對(duì)策,這樣可以部分消除可能出現(xiàn)的電磁干擾,減輕調(diào)試工作的壓力。在調(diào)試工作中,針對(duì)具體出現(xiàn)的電磁干擾,從接收電磁干擾的電路和元器件的表現(xiàn),分析出電磁干擾源所在及電磁干擾可能傳播的路徑,再采取合適的解決辦法。而從源頭抓起,往往是最根本的方法。


上一頁(yè) 1 2 3 4 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉