新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA+DSP的雷達高速數(shù)據(jù)采集系統(tǒng)的實現(xiàn)

基于FPGA+DSP的雷達高速數(shù)據(jù)采集系統(tǒng)的實現(xiàn)

作者: 時間:2011-03-16 來源:網(wǎng)絡(luò) 收藏

  3.2 異步FIFO接口時序

  AD9235與接口設(shè)計應(yīng)仔細考慮ADC轉(zhuǎn)換時鐘、FIFO寫時鐘及所選中間邏輯器件的時序和延時特性,以保證正確地設(shè)置采樣時鐘。AD-9235的采樣數(shù)據(jù)在延時7個采樣周期后出現(xiàn)在數(shù)據(jù)線上,圖4為A/D與FIFO接口時序。

圖4 A/D與FIFO接口時序

  讀FIFO操作,利用EMIF外部存儲器的控制信號,包含有:輸出使能位和讀使能以及外部空間片選信號。讀寫時序如圖3,輸出使能和外部空間片選信號低時,異步FIFO讀使能RD_EN有效,當讀使能位為低時,待讀出的數(shù)據(jù)進行初始化,隨后會跳變?yōu)楦唠娖?,異步RD_CLK端產(chǎn)生上升沿,此時異步FIFO中數(shù)據(jù)被讀出。圖1中的HALF_FULL位直接與TMS320C6201外部存儲區(qū)域中斷EXT-INT5觸發(fā)連接,當FIFO緩存達到半滿時,上升沿觸發(fā)外部中斷,啟動DMA(直接數(shù)據(jù)存儲)以突發(fā)方式讀取FIFO數(shù)據(jù),在時鐘CLOCKOUT1下讀取FIFO存儲數(shù)據(jù)。EMIF與FIFO的讀邏輯關(guān)系為;。

  圖5為異步FIFO仿真圖,輸入數(shù)據(jù)寬度12位,輸出數(shù)據(jù)寬度為24位。讀時鐘為50置MHz,寫時鐘為30 MHz。

和讀使能以及外部空間片選信號。讀寫時序如圖3,輸出使能和外部空間片選信號低時,異步FIFO讀使能RD_EN有效,當讀使能位為低時,待讀出的數(shù)據(jù)進行初始化,隨后會跳變?yōu)楦唠娖剑惒絉D_CLK端產(chǎn)生上升沿,此時異步FIFO中數(shù)據(jù)被讀出。圖1中的HALF_FULL位直接與TMS320C6201外部存儲區(qū)域中斷EXT-INT5觸發(fā)連接,當FIFO緩存達到半滿時,上升沿觸發(fā)外部中斷,DSP啟動DMA(直接數(shù)據(jù)存儲)以突發(fā)方式讀取FIFO數(shù)據(jù),在時鐘CLOCKOUT1下讀取FIFO存儲數(shù)據(jù)。EMIF與FIFO的讀邏輯關(guān)系為;

  圖5為異步FIFO仿真圖,輸入數(shù)據(jù)寬度12位,輸出數(shù)據(jù)寬度為24位。讀時鐘為50置MHz,寫時鐘為30 MHz。

圖5 異步FIFO仿真圖

  4 設(shè)計應(yīng)注意問題

  若用異步FIFO中的FULL信號作為中斷源,滿信號位FULL有效,觸發(fā)DMA開始傳輸,在滿信號和DMA傳輸之間,A/D采集時鐘仍然驅(qū)動A/D轉(zhuǎn)換器,會覆蓋之前存儲的采集數(shù)據(jù),造成數(shù)據(jù)丟失;若采用HALF-FULL信號作信號標志位,半滿時候,開始DMA傳輸,不用中斷數(shù)據(jù)采集,由于A/D寫入速度低于EMIF讀出速度,也不會造成數(shù)據(jù)覆蓋。

  內(nèi)部的異步FIFO數(shù)據(jù)總線與TMS320C6201的數(shù)據(jù)總線相連,應(yīng)注意數(shù)據(jù)采集與TMS320C6201訪問外設(shè)間的總線沖突。應(yīng)保證沒有長時間占用數(shù)據(jù)總線的外部設(shè)備,否則造成采集數(shù)據(jù)丟失。

  5 結(jié)論

  針對的回波信號,設(shè)計基于與DSP的采集系統(tǒng),介紹了前端信號A/D外圍轉(zhuǎn)換電路,利用DCM和異步FIFO實現(xiàn)ADC與高速DSP間的數(shù)據(jù)緩沖,以保證采集數(shù)據(jù)的有效傳輸。系統(tǒng)采樣率為30 MHz,采樣精度為12位,異步存儲緩沖FIFO大小為6 kbits,能較好地滿足高速采集要求。FIFO與DSP采用24位數(shù)據(jù)接口,讀取FIFO采用DMA數(shù)據(jù)傳輸,較充分利用DSP資源,提高了系統(tǒng)實時處理的能力。


上一頁 1 2 3 下一頁

關(guān)鍵詞: FPGA DSP 雷達 高速數(shù)據(jù)

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉