新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于CPLD和Embedded System的LED點(diǎn)陣顯示系統(tǒng)的實(shí)

基于CPLD和Embedded System的LED點(diǎn)陣顯示系統(tǒng)的實(shí)

作者: 時(shí)間:2009-11-19 來源:網(wǎng)絡(luò) 收藏

 點(diǎn)陣顯示屏是顯示公共信息的一種重要顯示終端,其中大屏幕點(diǎn)陣顯示屏在許多場(chǎng)合得以應(yīng)用。大屏幕顯示所采用的技術(shù)比中小屏幕顯示難度更大,因?yàn)槠淦聊淮蟆?a class="contentlabel" href="http://butianyuan.cn/news/listbylabel/label/LED">LED點(diǎn)數(shù)多,要求在極短的時(shí)間內(nèi)刷新每個(gè)點(diǎn),使得其掃描速率必須非常高,所以只有設(shè)計(jì)合理的控制電路才能達(dá)到這個(gè)要求。本文著重解決大屏幕LED點(diǎn)陣顯示這一技術(shù)難題。通過采用自頂向下的設(shè)計(jì)思想,綜合運(yùn)用高速、雙口RAM等技術(shù)和芯片,設(shè)計(jì)出了大、小屏幕皆適合的顯示控制電路。特別是利用單片機(jī)、與雙口RAM的無縫結(jié)合,將復(fù)雜的任務(wù)分配給不同的硬件處理,滿足了對(duì)實(shí)時(shí)性的要求。本系統(tǒng)不僅給大屏幕LED點(diǎn)陣顯示提供了優(yōu)良的控制電路,而且為器件和EDA技術(shù)提供了切實(shí)的應(yīng)用實(shí)例。其中,共享雙口RAM的應(yīng)用,為高速總線與低速總線的通信提供了一個(gè)新的解決方案。

本文引用地址:http://butianyuan.cn/article/191885.htm

  1 硬件設(shè)計(jì)

  顯示系統(tǒng)由信號(hào)處理電路和掃描電路兩大塊構(gòu)成,其系統(tǒng)原理框圖如圖1所示,實(shí)際電路框圖如圖2所示。微處理器MCU采用8位單片機(jī)AT89C51,它通過串口接收來自PC機(jī)的待顯示數(shù)據(jù)。由于PC機(jī)串行總線標(biāo)準(zhǔn)RS232的邏輯電平與單片機(jī)電路使用的TTL電平不同,所以PC機(jī)與MCU之間的通信數(shù)據(jù)必須經(jīng)過RS232電平轉(zhuǎn)換芯片MAX232進(jìn)行轉(zhuǎn)換。從PC機(jī)接收到的數(shù)據(jù)存放在8K字節(jié)的電可擦寫存儲(chǔ)器EEPROM 28C64中,這樣可方便地隨時(shí)修改待顯示的信息,并且在掉電情況下不至于丟失數(shù)據(jù)。由于系統(tǒng)軟件要進(jìn)行大批量的數(shù)據(jù)處理,所以擴(kuò)充了單片機(jī)緩存區(qū)大小,采用了8K字節(jié)的外部靜態(tài)RAM 6264。

基于CPLD和Embedded System的LED點(diǎn)陣顯示系統(tǒng)的實(shí)現(xiàn)

基于CPLD和Embedded System的LED點(diǎn)陣顯示系統(tǒng)的實(shí)現(xiàn)

 1.1 雙口RAM的應(yīng)用

  采用雙口RAM是本設(shè)計(jì)的一個(gè)主要特色。一般的RAM(如6116)只有一套地址總線、數(shù)據(jù)總線和控制總線,在同一時(shí)間只能執(zhí)行同一總線操作。而標(biāo)準(zhǔn)雙口RAM有左側(cè)和右側(cè)兩套地址總線、數(shù)據(jù)總線和控制總線,可供兩套總線對(duì)其進(jìn)行訪問。在本系統(tǒng)中,單片機(jī)通過共享的雙口RAMIDT7132與CPLD通信,單片機(jī)將數(shù)據(jù)寫入IDT7132中,而CPLD則從IDT7132中讀取數(shù)據(jù)并通過掃描邏輯電路輸出出去。


上一頁(yè) 1 2 3 4 5 下一頁(yè)

關(guān)鍵詞: Embedded System CPLD LED

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉