信號(hào)完整性分析基礎(chǔ)系列之十九--高速串行信號(hào)接收機(jī)測試
網(wǎng)絡(luò)、多媒體、移動(dòng)通信對(duì)提高數(shù)據(jù)吞吐率的需求與日俱增,推動(dòng)計(jì)算機(jī)和通信技術(shù)不斷突破速度極限。圖1是當(dāng)前主流計(jì)算機(jī)外設(shè)總線的速率演變情況。
圖1主流高速串行標(biāo)準(zhǔn)演進(jìn)圖
數(shù)據(jù)率越高,信道趨膚效應(yīng)和介質(zhì)損耗對(duì)信號(hào)質(zhì)量的影響越嚴(yán)重,在時(shí)域上表現(xiàn)為:邊沿變緩,碼間干擾加劇,抖動(dòng)增加。通常使用眼圖來評(píng)估高速信號(hào)質(zhì)量。下圖是三種速率的信號(hào)在發(fā)送端和接收端分別測得的眼圖??梢悦黠@看出,速率越高,接收端的眼圖閉合程度越小。能否在接收端正確檢測出受損的信號(hào),是高速收發(fā)器芯片設(shè)計(jì)者面臨的挑戰(zhàn)。
圖2不同速率信號(hào)的失真程度
在以往的高速串行信號(hào)一致性測試標(biāo)準(zhǔn)里,一般都要求測試發(fā)送端性能,比如輸出電壓擺幅、上升時(shí)間、抖動(dòng)、眼圖等。隨著速率提高,僅僅測試信號(hào)發(fā)送端已經(jīng)不能保證高速鏈路能按預(yù)期性能正常工作,必須對(duì)接收機(jī)性能也進(jìn)行測試。USB 3.0、PCI Express 3.0以及SATA和SAS規(guī)范已經(jīng)明確要求進(jìn)行接收機(jī)測試。
2.接收機(jī)測試原理
在發(fā)送器測試中,通常利用示波器直接測量輸出信號(hào)的幅度、上升/下降時(shí)間、眼圖和抖動(dòng),從而評(píng)估發(fā)送器的驅(qū)動(dòng)能力、預(yù)加重、參考時(shí)鐘穩(wěn)定性等各項(xiàng)性能。在接收端,典型的接收機(jī)芯片框圖如下:
圖3典型接收機(jī)內(nèi)部框圖
它包含
信號(hào)檢測(放大,均衡)
基于鎖相環(huán)(PLL)的時(shí)鐘恢復(fù)
判決電路(并轉(zhuǎn)串,線路碼解碼)
對(duì)接收機(jī)性能的測試實(shí)際就是對(duì)以上三個(gè)主要部件的性能測試:
1)可以識(shí)別出多小幅度的信號(hào),即接收靈敏度
2)時(shí)鐘恢復(fù)電路中的鎖相環(huán)能否去除低頻抖動(dòng)
3)能夠正確識(shí)別出帶有多大抖動(dòng)的數(shù)據(jù),即抖動(dòng)容限
不像發(fā)送端可以直接測量被測件(Device Under Test,DUT)輸出的信號(hào),信號(hào)進(jìn)入接收機(jī)內(nèi)部后無法直接觀測,一般使用儀器產(chǎn)生一定樣本量、一定特征的激勵(lì)數(shù)據(jù)流給DUT。這些特征一般是多種形式的“干擾”,儀器通過施加不同程度的“干擾”,測試接收機(jī)的表現(xiàn)。
這種儀器一般是誤碼率測試儀(Bit Error Rate Tester,BERT)。簡單的說,誤碼率測試就是發(fā)送已知數(shù)據(jù)給被測接收機(jī)芯片,通過量化被錯(cuò)誤判決數(shù)據(jù)的比例來衡量接收機(jī)芯片的性能。在功能上,誤碼率測試儀包括數(shù)據(jù)發(fā)生(Pattern Gernerter)和錯(cuò)誤檢測(Error Detetor)兩個(gè)部分,即前者產(chǎn)生激勵(lì),后者檢測響應(yīng)。
圖4誤碼率測試儀工作原理框圖
測試時(shí),誤碼率測試儀和DUT收發(fā)互連形成回環(huán),如圖5。Pattern Generator發(fā)出帶有“干擾”的信號(hào)給DUT。DUT將接收到的數(shù)據(jù)經(jīng)過內(nèi)部回環(huán)又發(fā)送回給誤碼率測試儀。一般經(jīng)過DUT內(nèi)部的檢測和時(shí)鐘域變換,發(fā)送回去的數(shù)據(jù)不再帶有“干擾”。
圖5誤碼率測試儀與DUT回環(huán)連接
DUT一般有兩種回環(huán)模式:
1)外部BERT(或稱Retimed Loopback)
圖6外部BERT測試框圖
DUT將RX端收到的BERT數(shù)據(jù)從TX端發(fā)送回去,由BERT對(duì)比發(fā)送和接收到的數(shù)據(jù)
評(píng)論