新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > IC測(cè)試基本原理與ATE測(cè)試向量生成

IC測(cè)試基本原理與ATE測(cè)試向量生成

作者: 時(shí)間:2017-03-23 來(lái)源:網(wǎng)絡(luò) 收藏

集成電路測(cè)試(IC測(cè)試)主要的目的是將合格的芯片與不合格的芯片區(qū)分開(kāi),保證產(chǎn)品的質(zhì)量與可靠性。隨著集成電路的飛速發(fā)展,其規(guī)模越來(lái)越大,對(duì)電路的質(zhì)量與可靠性要求進(jìn)一步提高,集成電路的測(cè)試方法也變得越來(lái)越困難。因此,研究和發(fā)展IC測(cè)試,有著重要的意義。而測(cè)試向量作為IC測(cè)試中的重要部分,研究其生成方法也日漸重要。

1 IC測(cè)試

1.1 IC測(cè)試原理

IC測(cè)試是指依據(jù)被測(cè)器件(DUT)特點(diǎn)和功能,給DUT提供測(cè)試激勵(lì)(X),通過(guò)測(cè)量DUT輸出響應(yīng)(Y)與期望輸出做比較,從而判斷DUT是否符合格。圖1所示為IC測(cè)試的基本原理模型。

根據(jù)器件類(lèi)型,IC測(cè)試可以分為數(shù)字電路測(cè)試、模擬電路測(cè)試和混合電路測(cè)試。數(shù)字電路測(cè)試是IC測(cè)試的基礎(chǔ),除少數(shù)純模擬IC如運(yùn)算放大器、電壓比較器、模擬開(kāi)關(guān)等之外,現(xiàn)代電子系統(tǒng)中使用的大部分IC都包含有數(shù)字信號(hào)。



圖1 IC測(cè)試基本原理模型


數(shù)字IC測(cè)試一般有直流測(cè)試、交流測(cè)試和功能測(cè)試。

1.2功能測(cè)試

功能測(cè)試用于驗(yàn)證IC是否能完成設(shè)計(jì)所預(yù)期的工作或功能。功能測(cè)試是數(shù)字電路測(cè)試的根本,它模擬IC的實(shí)際工作狀態(tài),輸入一系列有序或隨機(jī)組合的測(cè)試圖形,以電路規(guī)定的速率作用于被測(cè)器件,再在電路輸出端檢測(cè)輸出信號(hào)是否與預(yù)期圖形數(shù)據(jù)相符,以此判別電路功能是否正常。其關(guān)注的重點(diǎn)是圖形產(chǎn)生的速率、邊沿定時(shí)控制、輸入/輸出控制及屏蔽選擇等。

功能測(cè)試分靜態(tài)功能測(cè)試和動(dòng)態(tài)功能測(cè)試。靜態(tài)功能測(cè)試一般是按真值表的方法,發(fā)現(xiàn)固定型(Stuckat)故障。動(dòng)態(tài)功能測(cè)試則以接近電路工作頻率的速度進(jìn)行測(cè)試,其目的是在接近或高于器件實(shí)際工作頻率的情況下,驗(yàn)證器件的功能和性能。

功能測(cè)試一般在ATE(Automatic Test Equipment)上進(jìn)行,ATE測(cè)試可以根據(jù)器件在設(shè)計(jì)階段的模擬仿真波形,提供具有復(fù)雜時(shí)序的測(cè)試激勵(lì),并對(duì)器件的輸出進(jìn)行實(shí)時(shí)的采樣、比較和判斷。

1.3交流參數(shù)測(cè)試

交流(AC)參數(shù)測(cè)試是以時(shí)間為單位驗(yàn)證與時(shí)間相關(guān)的參數(shù),實(shí)際上是對(duì)電路工作時(shí)的時(shí)間關(guān)系進(jìn)行測(cè)量,測(cè)量諸如工作頻率、輸入信號(hào)輸出信號(hào)隨時(shí)間的變化關(guān)系等。常見(jiàn)的測(cè)量參數(shù)有上升和下降時(shí)間、傳輸延遲、建立和保持時(shí)間以及存儲(chǔ)時(shí)間等。交流參數(shù)最關(guān)注的是最大測(cè)試速率和重復(fù)性能,然后為準(zhǔn)確度。

1.4直流參數(shù)測(cè)試

直流測(cè)試是基于歐姆定律的,用來(lái)確定器件參數(shù)的穩(wěn)態(tài)測(cè)試方法。它是以電壓或電流的形式驗(yàn)證電氣參數(shù)。直流參數(shù)測(cè)試包括:接觸測(cè)試、漏電流測(cè)試、轉(zhuǎn)換電平測(cè)試、輸出電平測(cè)試、電源消耗測(cè)試等。

直流測(cè)試常用的測(cè)試方法有加壓測(cè)流(FVMI)和加流測(cè)壓(FIMV),測(cè)試時(shí)主要考慮測(cè)試準(zhǔn)確度和測(cè)試效率。通過(guò)直流測(cè)試可以判明電路的質(zhì)量。如通過(guò)接觸測(cè)試判別IC引腳的開(kāi)路/短路情況、通過(guò)漏電測(cè)試可以從某方面反映電路的工藝質(zhì)量、通過(guò)轉(zhuǎn)換電平測(cè)試驗(yàn)證電路的驅(qū)動(dòng)能力和抗噪聲能力。

直流測(cè)試是IC測(cè)試的基礎(chǔ),是檢測(cè)電路性能和可靠性的基本判別手段。

1.5 ATE測(cè)試平臺(tái)

ATE(Automatic Test Equipment)是自動(dòng)測(cè)試設(shè)備,它是一個(gè)集成電路測(cè)試系統(tǒng),用來(lái)進(jìn)行IC測(cè)試。一般包括計(jì)算機(jī)和軟件系統(tǒng)、系統(tǒng)總線控制系統(tǒng)、圖形存儲(chǔ)器、圖形控制器、定時(shí)發(fā)生器、精密測(cè)量單元(PMU)、可編程電源和測(cè)試臺(tái)等。

系統(tǒng)控制總線提供測(cè)試系統(tǒng)與計(jì)算機(jī)接口卡的連接。圖形控制器用來(lái)控制測(cè)試圖形的順序流向,是數(shù)字測(cè)試系統(tǒng)的CPU.它可以提供DUT所需電源、圖形、周期和時(shí)序、驅(qū)動(dòng)電平等信息。

2測(cè)試向量及其生成

測(cè)試向量(Test Vector)的一個(gè)基本定義是:測(cè)試向量是每個(gè)時(shí)鐘周期應(yīng)用于器件管腳的用于測(cè)試或者操作的邏輯1和邏輯0數(shù)據(jù)。這一定義聽(tīng)起來(lái)似乎很簡(jiǎn)單,但在真實(shí)應(yīng)用中則復(fù)雜得多。因?yàn)檫壿?和邏輯0是由帶定時(shí)特性和電平特性的波形代表的,與波形形狀、脈沖寬度、脈沖邊緣或斜率以及上升沿和下降沿的位置都有關(guān)系。

2.1 ATE測(cè)試向量

在ATE語(yǔ)言中,其測(cè)試向量包含了輸入激勵(lì)和預(yù)期存儲(chǔ)響應(yīng),通過(guò)把兩者結(jié)合形成ATE的測(cè)試圖形。這些圖形在ATE中是通過(guò)系統(tǒng)時(shí)鐘上升和下降沿、器件管腳對(duì)建立時(shí)間和保持時(shí)間的要求和一定的格式化方式來(lái)表示的。格式化方式一般有RZ(歸零)、RO(歸1)、NRZ(非歸零)和NRZI(非歸零反)等。

圖2為RZ和R1格式化波形,圖3為NRZ和NRZI格式化波形。



圖2 RZ和R1數(shù)據(jù)格式波形

圖3 NRZ和NRZI數(shù)據(jù)格式波形


RZ數(shù)據(jù)格式,在系統(tǒng)時(shí)鐘的起始時(shí)間T0,RZ測(cè)試波形保持為“0”,如果在該時(shí)鐘周期圖形存儲(chǔ)器輸出圖形數(shù)據(jù)為“1”,則在該周期的時(shí)鐘周期期間,RZ測(cè)試波形由“0”變換到“1”,時(shí)鐘結(jié)束時(shí),RZ測(cè)試波形回到“0”。若該時(shí)鐘周期圖形存儲(chǔ)器輸出圖形數(shù)據(jù)為“0”,則RZ測(cè)試波形一直保持為“0”,在時(shí)鐘信號(hào)周期內(nèi)不再發(fā)生變化。歸“1”格式(R1)與RZ相反。

非歸“0”(NRZ)數(shù)據(jù)格式,在系統(tǒng)時(shí)鐘起始時(shí)間T0,NRZ測(cè)試波形保持T0前的波形,根據(jù)本時(shí)鐘周期圖形文件存儲(chǔ)的圖形數(shù)據(jù)在時(shí)鐘的信號(hào)沿變化。即若圖形文件存儲(chǔ)數(shù)據(jù)為“1”,那么在相應(yīng)時(shí)鐘邊沿,波形則變化為“1”。NRZI波形是NRZ波形的反相。

在ATE中,通過(guò)測(cè)試程序?qū)r(shí)鐘周期、時(shí)鐘前沿、時(shí)鐘后沿和采樣時(shí)間的定義,結(jié)合圖形文件中存儲(chǔ)的數(shù)據(jù),形成實(shí)際測(cè)試時(shí)所需的測(cè)試向量。

ATE測(cè)試向量與EDA設(shè)計(jì)仿真向量不同,而且不同的ATE,其向量格式也不盡相同。以JC-3165型ATE為例,其向量格式如圖4所示。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


技術(shù)專區(qū)

關(guān)閉