新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > 賽昉推出 64 位極低功耗亂序 RISC-V CPU 內(nèi)核 IP 昉?天樞-70

賽昉推出 64 位極低功耗亂序 RISC-V CPU 內(nèi)核 IP 昉?天樞-70

作者: 時間:2024-08-16 來源:IT之家 收藏

IT之家 8 月 16 日消息,國內(nèi) 生態(tài)企業(yè)賽昉科技昨日宣布推的新款 64 位 處理器內(nèi)核產(chǎn)品昉?天樞-70(IT之家注:即 Dubhe-70),適合同時對高性能與極低功耗有要求的細分領(lǐng)域。

本文引用地址:http://www.butianyuan.cn/article/202408/462077.htm

昉?天樞-70 內(nèi)核采用 9+ 級流水線、三發(fā)射、超標量、亂序執(zhí)行設(shè)計,支持 RV64GCBH 指令集,在 SPECint2006 基準測試中每 GHz 頻率得分為 7.2 分,性能對標 Arm Cortex-A72 / A510。

設(shè)計框圖

賽昉此前已推出“主打極致性能”的昉?天樞-90(Dubhe-90),“主打高能效比”的昉?天樞-80(Dubhe-80),此次昉?天樞-70 的發(fā)布進一步豐富了賽昉的 IP 產(chǎn)品線。

賽昉表示,相較于 Arm Cortex-A55,昉?天樞-70 的性能高出 80%,能效比高出 32%,面效比高出 90%;而與自家昉?天樞-80 相比,昉?天樞-70 在能效比上提升了 21%,面效比也提升了 5%。




關(guān)鍵詞: 賽眆科技 RISC-V CPU

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉