新聞中心

PLA及其應(yīng)用

作者: 時(shí)間:2013-12-26 來源:網(wǎng)絡(luò) 收藏

在使用ROM時(shí),由于它的地址譯碼器是固定的,因此不能對函數(shù)進(jìn)行化簡,從而多占了ROM芯片的面積。為了解決這個問題,我們就使用可以對函數(shù)進(jìn)行化簡的器件——


是能夠編程的邏輯器件。它能夠?qū)壿?與"、"或"陣列進(jìn)行編程,利用PLA,可以很方便的實(shí)現(xiàn)組合邏輯和時(shí)序邏輯。
例:1 用PLA實(shí)現(xiàn)一位二進(jìn)制全加器
全加器的最簡邏輯表達(dá)式為(參見第四章第三節(jié)):

S=ABCi-1+ABCi-1+ABCi-1+ABCi-1
Ci=AB+ACi-1+BCi-1
該式中共有七個乘積項(xiàng),它們是:
P0=ABCi-1 P1=ABCi-1 P2=ABCi-1 P3=ABCi-1
P4=AB P5=ACi-1 P6=BCi-1
根據(jù)上述,可得出PLA全加器的陣列結(jié)構(gòu)圖為:如圖(1)所示

由此可見:PLA相當(dāng)于"與""或"陣列均可編程的ROM.


PLA及其應(yīng)用



關(guān)鍵詞: PLA

評論


技術(shù)專區(qū)

關(guān)閉